Robobo
component_pio.h
1 /* ----------------------------------------------------------------------------
2  * SAM Software Package License
3  * ----------------------------------------------------------------------------
4  * Copyright (c) 2012, Atmel Corporation
5  *
6  * All rights reserved.
7  *
8  * Redistribution and use in source and binary forms, with or without
9  * modification, are permitted provided that the following condition is met:
10  *
11  * - Redistributions of source code must retain the above copyright notice,
12  * this list of conditions and the disclaimer below.
13  *
14  * Atmel's name may not be used to endorse or promote products derived from
15  * this software without specific prior written permission.
16  *
17  * DISCLAIMER: THIS SOFTWARE IS PROVIDED BY ATMEL "AS IS" AND ANY EXPRESS OR
18  * IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES OF
19  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT ARE
20  * DISCLAIMED. IN NO EVENT SHALL ATMEL BE LIABLE FOR ANY DIRECT, INDIRECT,
21  * INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
22  * LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA,
23  * OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
24  * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
25  * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE,
26  * EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
27  * ----------------------------------------------------------------------------
28  */
29 
30 #ifndef _SAM3N_PIO_COMPONENT_
31 #define _SAM3N_PIO_COMPONENT_
32 
33 /* ============================================================================= */
35 /* ============================================================================= */
38 
39 #if !(defined(__ASSEMBLY__) || defined(__IAR_SYSTEMS_ASM__))
40 
41 typedef struct {
45  RoReg Reserved1[1];
49  RoReg Reserved2[1];
53  RoReg Reserved3[1];
65  RoReg Reserved4[1];
69  RoReg Reserved5[1];
70  RwReg PIO_ABCDSR[2];
71  RoReg Reserved6[2];
79  RoReg Reserved7[1];
83  RoReg Reserved8[1];
87  RoReg Reserved9[1];
91  RoReg Reserved10[1];
95  RoReg Reserved11[1];
99  RoReg Reserved12[5];
101 } Pio;
102 #endif /* !(defined(__ASSEMBLY__) || defined(__IAR_SYSTEMS_ASM__)) */
103 /* -------- PIO_PER : (PIO Offset: 0x0000) PIO Enable Register -------- */
104 #define PIO_PER_P0 (0x1u << 0)
105 #define PIO_PER_P1 (0x1u << 1)
106 #define PIO_PER_P2 (0x1u << 2)
107 #define PIO_PER_P3 (0x1u << 3)
108 #define PIO_PER_P4 (0x1u << 4)
109 #define PIO_PER_P5 (0x1u << 5)
110 #define PIO_PER_P6 (0x1u << 6)
111 #define PIO_PER_P7 (0x1u << 7)
112 #define PIO_PER_P8 (0x1u << 8)
113 #define PIO_PER_P9 (0x1u << 9)
114 #define PIO_PER_P10 (0x1u << 10)
115 #define PIO_PER_P11 (0x1u << 11)
116 #define PIO_PER_P12 (0x1u << 12)
117 #define PIO_PER_P13 (0x1u << 13)
118 #define PIO_PER_P14 (0x1u << 14)
119 #define PIO_PER_P15 (0x1u << 15)
120 #define PIO_PER_P16 (0x1u << 16)
121 #define PIO_PER_P17 (0x1u << 17)
122 #define PIO_PER_P18 (0x1u << 18)
123 #define PIO_PER_P19 (0x1u << 19)
124 #define PIO_PER_P20 (0x1u << 20)
125 #define PIO_PER_P21 (0x1u << 21)
126 #define PIO_PER_P22 (0x1u << 22)
127 #define PIO_PER_P23 (0x1u << 23)
128 #define PIO_PER_P24 (0x1u << 24)
129 #define PIO_PER_P25 (0x1u << 25)
130 #define PIO_PER_P26 (0x1u << 26)
131 #define PIO_PER_P27 (0x1u << 27)
132 #define PIO_PER_P28 (0x1u << 28)
133 #define PIO_PER_P29 (0x1u << 29)
134 #define PIO_PER_P30 (0x1u << 30)
135 #define PIO_PER_P31 (0x1u << 31)
136 /* -------- PIO_PDR : (PIO Offset: 0x0004) PIO Disable Register -------- */
137 #define PIO_PDR_P0 (0x1u << 0)
138 #define PIO_PDR_P1 (0x1u << 1)
139 #define PIO_PDR_P2 (0x1u << 2)
140 #define PIO_PDR_P3 (0x1u << 3)
141 #define PIO_PDR_P4 (0x1u << 4)
142 #define PIO_PDR_P5 (0x1u << 5)
143 #define PIO_PDR_P6 (0x1u << 6)
144 #define PIO_PDR_P7 (0x1u << 7)
145 #define PIO_PDR_P8 (0x1u << 8)
146 #define PIO_PDR_P9 (0x1u << 9)
147 #define PIO_PDR_P10 (0x1u << 10)
148 #define PIO_PDR_P11 (0x1u << 11)
149 #define PIO_PDR_P12 (0x1u << 12)
150 #define PIO_PDR_P13 (0x1u << 13)
151 #define PIO_PDR_P14 (0x1u << 14)
152 #define PIO_PDR_P15 (0x1u << 15)
153 #define PIO_PDR_P16 (0x1u << 16)
154 #define PIO_PDR_P17 (0x1u << 17)
155 #define PIO_PDR_P18 (0x1u << 18)
156 #define PIO_PDR_P19 (0x1u << 19)
157 #define PIO_PDR_P20 (0x1u << 20)
158 #define PIO_PDR_P21 (0x1u << 21)
159 #define PIO_PDR_P22 (0x1u << 22)
160 #define PIO_PDR_P23 (0x1u << 23)
161 #define PIO_PDR_P24 (0x1u << 24)
162 #define PIO_PDR_P25 (0x1u << 25)
163 #define PIO_PDR_P26 (0x1u << 26)
164 #define PIO_PDR_P27 (0x1u << 27)
165 #define PIO_PDR_P28 (0x1u << 28)
166 #define PIO_PDR_P29 (0x1u << 29)
167 #define PIO_PDR_P30 (0x1u << 30)
168 #define PIO_PDR_P31 (0x1u << 31)
169 /* -------- PIO_PSR : (PIO Offset: 0x0008) PIO Status Register -------- */
170 #define PIO_PSR_P0 (0x1u << 0)
171 #define PIO_PSR_P1 (0x1u << 1)
172 #define PIO_PSR_P2 (0x1u << 2)
173 #define PIO_PSR_P3 (0x1u << 3)
174 #define PIO_PSR_P4 (0x1u << 4)
175 #define PIO_PSR_P5 (0x1u << 5)
176 #define PIO_PSR_P6 (0x1u << 6)
177 #define PIO_PSR_P7 (0x1u << 7)
178 #define PIO_PSR_P8 (0x1u << 8)
179 #define PIO_PSR_P9 (0x1u << 9)
180 #define PIO_PSR_P10 (0x1u << 10)
181 #define PIO_PSR_P11 (0x1u << 11)
182 #define PIO_PSR_P12 (0x1u << 12)
183 #define PIO_PSR_P13 (0x1u << 13)
184 #define PIO_PSR_P14 (0x1u << 14)
185 #define PIO_PSR_P15 (0x1u << 15)
186 #define PIO_PSR_P16 (0x1u << 16)
187 #define PIO_PSR_P17 (0x1u << 17)
188 #define PIO_PSR_P18 (0x1u << 18)
189 #define PIO_PSR_P19 (0x1u << 19)
190 #define PIO_PSR_P20 (0x1u << 20)
191 #define PIO_PSR_P21 (0x1u << 21)
192 #define PIO_PSR_P22 (0x1u << 22)
193 #define PIO_PSR_P23 (0x1u << 23)
194 #define PIO_PSR_P24 (0x1u << 24)
195 #define PIO_PSR_P25 (0x1u << 25)
196 #define PIO_PSR_P26 (0x1u << 26)
197 #define PIO_PSR_P27 (0x1u << 27)
198 #define PIO_PSR_P28 (0x1u << 28)
199 #define PIO_PSR_P29 (0x1u << 29)
200 #define PIO_PSR_P30 (0x1u << 30)
201 #define PIO_PSR_P31 (0x1u << 31)
202 /* -------- PIO_OER : (PIO Offset: 0x0010) Output Enable Register -------- */
203 #define PIO_OER_P0 (0x1u << 0)
204 #define PIO_OER_P1 (0x1u << 1)
205 #define PIO_OER_P2 (0x1u << 2)
206 #define PIO_OER_P3 (0x1u << 3)
207 #define PIO_OER_P4 (0x1u << 4)
208 #define PIO_OER_P5 (0x1u << 5)
209 #define PIO_OER_P6 (0x1u << 6)
210 #define PIO_OER_P7 (0x1u << 7)
211 #define PIO_OER_P8 (0x1u << 8)
212 #define PIO_OER_P9 (0x1u << 9)
213 #define PIO_OER_P10 (0x1u << 10)
214 #define PIO_OER_P11 (0x1u << 11)
215 #define PIO_OER_P12 (0x1u << 12)
216 #define PIO_OER_P13 (0x1u << 13)
217 #define PIO_OER_P14 (0x1u << 14)
218 #define PIO_OER_P15 (0x1u << 15)
219 #define PIO_OER_P16 (0x1u << 16)
220 #define PIO_OER_P17 (0x1u << 17)
221 #define PIO_OER_P18 (0x1u << 18)
222 #define PIO_OER_P19 (0x1u << 19)
223 #define PIO_OER_P20 (0x1u << 20)
224 #define PIO_OER_P21 (0x1u << 21)
225 #define PIO_OER_P22 (0x1u << 22)
226 #define PIO_OER_P23 (0x1u << 23)
227 #define PIO_OER_P24 (0x1u << 24)
228 #define PIO_OER_P25 (0x1u << 25)
229 #define PIO_OER_P26 (0x1u << 26)
230 #define PIO_OER_P27 (0x1u << 27)
231 #define PIO_OER_P28 (0x1u << 28)
232 #define PIO_OER_P29 (0x1u << 29)
233 #define PIO_OER_P30 (0x1u << 30)
234 #define PIO_OER_P31 (0x1u << 31)
235 /* -------- PIO_ODR : (PIO Offset: 0x0014) Output Disable Register -------- */
236 #define PIO_ODR_P0 (0x1u << 0)
237 #define PIO_ODR_P1 (0x1u << 1)
238 #define PIO_ODR_P2 (0x1u << 2)
239 #define PIO_ODR_P3 (0x1u << 3)
240 #define PIO_ODR_P4 (0x1u << 4)
241 #define PIO_ODR_P5 (0x1u << 5)
242 #define PIO_ODR_P6 (0x1u << 6)
243 #define PIO_ODR_P7 (0x1u << 7)
244 #define PIO_ODR_P8 (0x1u << 8)
245 #define PIO_ODR_P9 (0x1u << 9)
246 #define PIO_ODR_P10 (0x1u << 10)
247 #define PIO_ODR_P11 (0x1u << 11)
248 #define PIO_ODR_P12 (0x1u << 12)
249 #define PIO_ODR_P13 (0x1u << 13)
250 #define PIO_ODR_P14 (0x1u << 14)
251 #define PIO_ODR_P15 (0x1u << 15)
252 #define PIO_ODR_P16 (0x1u << 16)
253 #define PIO_ODR_P17 (0x1u << 17)
254 #define PIO_ODR_P18 (0x1u << 18)
255 #define PIO_ODR_P19 (0x1u << 19)
256 #define PIO_ODR_P20 (0x1u << 20)
257 #define PIO_ODR_P21 (0x1u << 21)
258 #define PIO_ODR_P22 (0x1u << 22)
259 #define PIO_ODR_P23 (0x1u << 23)
260 #define PIO_ODR_P24 (0x1u << 24)
261 #define PIO_ODR_P25 (0x1u << 25)
262 #define PIO_ODR_P26 (0x1u << 26)
263 #define PIO_ODR_P27 (0x1u << 27)
264 #define PIO_ODR_P28 (0x1u << 28)
265 #define PIO_ODR_P29 (0x1u << 29)
266 #define PIO_ODR_P30 (0x1u << 30)
267 #define PIO_ODR_P31 (0x1u << 31)
268 /* -------- PIO_OSR : (PIO Offset: 0x0018) Output Status Register -------- */
269 #define PIO_OSR_P0 (0x1u << 0)
270 #define PIO_OSR_P1 (0x1u << 1)
271 #define PIO_OSR_P2 (0x1u << 2)
272 #define PIO_OSR_P3 (0x1u << 3)
273 #define PIO_OSR_P4 (0x1u << 4)
274 #define PIO_OSR_P5 (0x1u << 5)
275 #define PIO_OSR_P6 (0x1u << 6)
276 #define PIO_OSR_P7 (0x1u << 7)
277 #define PIO_OSR_P8 (0x1u << 8)
278 #define PIO_OSR_P9 (0x1u << 9)
279 #define PIO_OSR_P10 (0x1u << 10)
280 #define PIO_OSR_P11 (0x1u << 11)
281 #define PIO_OSR_P12 (0x1u << 12)
282 #define PIO_OSR_P13 (0x1u << 13)
283 #define PIO_OSR_P14 (0x1u << 14)
284 #define PIO_OSR_P15 (0x1u << 15)
285 #define PIO_OSR_P16 (0x1u << 16)
286 #define PIO_OSR_P17 (0x1u << 17)
287 #define PIO_OSR_P18 (0x1u << 18)
288 #define PIO_OSR_P19 (0x1u << 19)
289 #define PIO_OSR_P20 (0x1u << 20)
290 #define PIO_OSR_P21 (0x1u << 21)
291 #define PIO_OSR_P22 (0x1u << 22)
292 #define PIO_OSR_P23 (0x1u << 23)
293 #define PIO_OSR_P24 (0x1u << 24)
294 #define PIO_OSR_P25 (0x1u << 25)
295 #define PIO_OSR_P26 (0x1u << 26)
296 #define PIO_OSR_P27 (0x1u << 27)
297 #define PIO_OSR_P28 (0x1u << 28)
298 #define PIO_OSR_P29 (0x1u << 29)
299 #define PIO_OSR_P30 (0x1u << 30)
300 #define PIO_OSR_P31 (0x1u << 31)
301 /* -------- PIO_IFER : (PIO Offset: 0x0020) Glitch Input Filter Enable Register -------- */
302 #define PIO_IFER_P0 (0x1u << 0)
303 #define PIO_IFER_P1 (0x1u << 1)
304 #define PIO_IFER_P2 (0x1u << 2)
305 #define PIO_IFER_P3 (0x1u << 3)
306 #define PIO_IFER_P4 (0x1u << 4)
307 #define PIO_IFER_P5 (0x1u << 5)
308 #define PIO_IFER_P6 (0x1u << 6)
309 #define PIO_IFER_P7 (0x1u << 7)
310 #define PIO_IFER_P8 (0x1u << 8)
311 #define PIO_IFER_P9 (0x1u << 9)
312 #define PIO_IFER_P10 (0x1u << 10)
313 #define PIO_IFER_P11 (0x1u << 11)
314 #define PIO_IFER_P12 (0x1u << 12)
315 #define PIO_IFER_P13 (0x1u << 13)
316 #define PIO_IFER_P14 (0x1u << 14)
317 #define PIO_IFER_P15 (0x1u << 15)
318 #define PIO_IFER_P16 (0x1u << 16)
319 #define PIO_IFER_P17 (0x1u << 17)
320 #define PIO_IFER_P18 (0x1u << 18)
321 #define PIO_IFER_P19 (0x1u << 19)
322 #define PIO_IFER_P20 (0x1u << 20)
323 #define PIO_IFER_P21 (0x1u << 21)
324 #define PIO_IFER_P22 (0x1u << 22)
325 #define PIO_IFER_P23 (0x1u << 23)
326 #define PIO_IFER_P24 (0x1u << 24)
327 #define PIO_IFER_P25 (0x1u << 25)
328 #define PIO_IFER_P26 (0x1u << 26)
329 #define PIO_IFER_P27 (0x1u << 27)
330 #define PIO_IFER_P28 (0x1u << 28)
331 #define PIO_IFER_P29 (0x1u << 29)
332 #define PIO_IFER_P30 (0x1u << 30)
333 #define PIO_IFER_P31 (0x1u << 31)
334 /* -------- PIO_IFDR : (PIO Offset: 0x0024) Glitch Input Filter Disable Register -------- */
335 #define PIO_IFDR_P0 (0x1u << 0)
336 #define PIO_IFDR_P1 (0x1u << 1)
337 #define PIO_IFDR_P2 (0x1u << 2)
338 #define PIO_IFDR_P3 (0x1u << 3)
339 #define PIO_IFDR_P4 (0x1u << 4)
340 #define PIO_IFDR_P5 (0x1u << 5)
341 #define PIO_IFDR_P6 (0x1u << 6)
342 #define PIO_IFDR_P7 (0x1u << 7)
343 #define PIO_IFDR_P8 (0x1u << 8)
344 #define PIO_IFDR_P9 (0x1u << 9)
345 #define PIO_IFDR_P10 (0x1u << 10)
346 #define PIO_IFDR_P11 (0x1u << 11)
347 #define PIO_IFDR_P12 (0x1u << 12)
348 #define PIO_IFDR_P13 (0x1u << 13)
349 #define PIO_IFDR_P14 (0x1u << 14)
350 #define PIO_IFDR_P15 (0x1u << 15)
351 #define PIO_IFDR_P16 (0x1u << 16)
352 #define PIO_IFDR_P17 (0x1u << 17)
353 #define PIO_IFDR_P18 (0x1u << 18)
354 #define PIO_IFDR_P19 (0x1u << 19)
355 #define PIO_IFDR_P20 (0x1u << 20)
356 #define PIO_IFDR_P21 (0x1u << 21)
357 #define PIO_IFDR_P22 (0x1u << 22)
358 #define PIO_IFDR_P23 (0x1u << 23)
359 #define PIO_IFDR_P24 (0x1u << 24)
360 #define PIO_IFDR_P25 (0x1u << 25)
361 #define PIO_IFDR_P26 (0x1u << 26)
362 #define PIO_IFDR_P27 (0x1u << 27)
363 #define PIO_IFDR_P28 (0x1u << 28)
364 #define PIO_IFDR_P29 (0x1u << 29)
365 #define PIO_IFDR_P30 (0x1u << 30)
366 #define PIO_IFDR_P31 (0x1u << 31)
367 /* -------- PIO_IFSR : (PIO Offset: 0x0028) Glitch Input Filter Status Register -------- */
368 #define PIO_IFSR_P0 (0x1u << 0)
369 #define PIO_IFSR_P1 (0x1u << 1)
370 #define PIO_IFSR_P2 (0x1u << 2)
371 #define PIO_IFSR_P3 (0x1u << 3)
372 #define PIO_IFSR_P4 (0x1u << 4)
373 #define PIO_IFSR_P5 (0x1u << 5)
374 #define PIO_IFSR_P6 (0x1u << 6)
375 #define PIO_IFSR_P7 (0x1u << 7)
376 #define PIO_IFSR_P8 (0x1u << 8)
377 #define PIO_IFSR_P9 (0x1u << 9)
378 #define PIO_IFSR_P10 (0x1u << 10)
379 #define PIO_IFSR_P11 (0x1u << 11)
380 #define PIO_IFSR_P12 (0x1u << 12)
381 #define PIO_IFSR_P13 (0x1u << 13)
382 #define PIO_IFSR_P14 (0x1u << 14)
383 #define PIO_IFSR_P15 (0x1u << 15)
384 #define PIO_IFSR_P16 (0x1u << 16)
385 #define PIO_IFSR_P17 (0x1u << 17)
386 #define PIO_IFSR_P18 (0x1u << 18)
387 #define PIO_IFSR_P19 (0x1u << 19)
388 #define PIO_IFSR_P20 (0x1u << 20)
389 #define PIO_IFSR_P21 (0x1u << 21)
390 #define PIO_IFSR_P22 (0x1u << 22)
391 #define PIO_IFSR_P23 (0x1u << 23)
392 #define PIO_IFSR_P24 (0x1u << 24)
393 #define PIO_IFSR_P25 (0x1u << 25)
394 #define PIO_IFSR_P26 (0x1u << 26)
395 #define PIO_IFSR_P27 (0x1u << 27)
396 #define PIO_IFSR_P28 (0x1u << 28)
397 #define PIO_IFSR_P29 (0x1u << 29)
398 #define PIO_IFSR_P30 (0x1u << 30)
399 #define PIO_IFSR_P31 (0x1u << 31)
400 /* -------- PIO_SODR : (PIO Offset: 0x0030) Set Output Data Register -------- */
401 #define PIO_SODR_P0 (0x1u << 0)
402 #define PIO_SODR_P1 (0x1u << 1)
403 #define PIO_SODR_P2 (0x1u << 2)
404 #define PIO_SODR_P3 (0x1u << 3)
405 #define PIO_SODR_P4 (0x1u << 4)
406 #define PIO_SODR_P5 (0x1u << 5)
407 #define PIO_SODR_P6 (0x1u << 6)
408 #define PIO_SODR_P7 (0x1u << 7)
409 #define PIO_SODR_P8 (0x1u << 8)
410 #define PIO_SODR_P9 (0x1u << 9)
411 #define PIO_SODR_P10 (0x1u << 10)
412 #define PIO_SODR_P11 (0x1u << 11)
413 #define PIO_SODR_P12 (0x1u << 12)
414 #define PIO_SODR_P13 (0x1u << 13)
415 #define PIO_SODR_P14 (0x1u << 14)
416 #define PIO_SODR_P15 (0x1u << 15)
417 #define PIO_SODR_P16 (0x1u << 16)
418 #define PIO_SODR_P17 (0x1u << 17)
419 #define PIO_SODR_P18 (0x1u << 18)
420 #define PIO_SODR_P19 (0x1u << 19)
421 #define PIO_SODR_P20 (0x1u << 20)
422 #define PIO_SODR_P21 (0x1u << 21)
423 #define PIO_SODR_P22 (0x1u << 22)
424 #define PIO_SODR_P23 (0x1u << 23)
425 #define PIO_SODR_P24 (0x1u << 24)
426 #define PIO_SODR_P25 (0x1u << 25)
427 #define PIO_SODR_P26 (0x1u << 26)
428 #define PIO_SODR_P27 (0x1u << 27)
429 #define PIO_SODR_P28 (0x1u << 28)
430 #define PIO_SODR_P29 (0x1u << 29)
431 #define PIO_SODR_P30 (0x1u << 30)
432 #define PIO_SODR_P31 (0x1u << 31)
433 /* -------- PIO_CODR : (PIO Offset: 0x0034) Clear Output Data Register -------- */
434 #define PIO_CODR_P0 (0x1u << 0)
435 #define PIO_CODR_P1 (0x1u << 1)
436 #define PIO_CODR_P2 (0x1u << 2)
437 #define PIO_CODR_P3 (0x1u << 3)
438 #define PIO_CODR_P4 (0x1u << 4)
439 #define PIO_CODR_P5 (0x1u << 5)
440 #define PIO_CODR_P6 (0x1u << 6)
441 #define PIO_CODR_P7 (0x1u << 7)
442 #define PIO_CODR_P8 (0x1u << 8)
443 #define PIO_CODR_P9 (0x1u << 9)
444 #define PIO_CODR_P10 (0x1u << 10)
445 #define PIO_CODR_P11 (0x1u << 11)
446 #define PIO_CODR_P12 (0x1u << 12)
447 #define PIO_CODR_P13 (0x1u << 13)
448 #define PIO_CODR_P14 (0x1u << 14)
449 #define PIO_CODR_P15 (0x1u << 15)
450 #define PIO_CODR_P16 (0x1u << 16)
451 #define PIO_CODR_P17 (0x1u << 17)
452 #define PIO_CODR_P18 (0x1u << 18)
453 #define PIO_CODR_P19 (0x1u << 19)
454 #define PIO_CODR_P20 (0x1u << 20)
455 #define PIO_CODR_P21 (0x1u << 21)
456 #define PIO_CODR_P22 (0x1u << 22)
457 #define PIO_CODR_P23 (0x1u << 23)
458 #define PIO_CODR_P24 (0x1u << 24)
459 #define PIO_CODR_P25 (0x1u << 25)
460 #define PIO_CODR_P26 (0x1u << 26)
461 #define PIO_CODR_P27 (0x1u << 27)
462 #define PIO_CODR_P28 (0x1u << 28)
463 #define PIO_CODR_P29 (0x1u << 29)
464 #define PIO_CODR_P30 (0x1u << 30)
465 #define PIO_CODR_P31 (0x1u << 31)
466 /* -------- PIO_ODSR : (PIO Offset: 0x0038) Output Data Status Register -------- */
467 #define PIO_ODSR_P0 (0x1u << 0)
468 #define PIO_ODSR_P1 (0x1u << 1)
469 #define PIO_ODSR_P2 (0x1u << 2)
470 #define PIO_ODSR_P3 (0x1u << 3)
471 #define PIO_ODSR_P4 (0x1u << 4)
472 #define PIO_ODSR_P5 (0x1u << 5)
473 #define PIO_ODSR_P6 (0x1u << 6)
474 #define PIO_ODSR_P7 (0x1u << 7)
475 #define PIO_ODSR_P8 (0x1u << 8)
476 #define PIO_ODSR_P9 (0x1u << 9)
477 #define PIO_ODSR_P10 (0x1u << 10)
478 #define PIO_ODSR_P11 (0x1u << 11)
479 #define PIO_ODSR_P12 (0x1u << 12)
480 #define PIO_ODSR_P13 (0x1u << 13)
481 #define PIO_ODSR_P14 (0x1u << 14)
482 #define PIO_ODSR_P15 (0x1u << 15)
483 #define PIO_ODSR_P16 (0x1u << 16)
484 #define PIO_ODSR_P17 (0x1u << 17)
485 #define PIO_ODSR_P18 (0x1u << 18)
486 #define PIO_ODSR_P19 (0x1u << 19)
487 #define PIO_ODSR_P20 (0x1u << 20)
488 #define PIO_ODSR_P21 (0x1u << 21)
489 #define PIO_ODSR_P22 (0x1u << 22)
490 #define PIO_ODSR_P23 (0x1u << 23)
491 #define PIO_ODSR_P24 (0x1u << 24)
492 #define PIO_ODSR_P25 (0x1u << 25)
493 #define PIO_ODSR_P26 (0x1u << 26)
494 #define PIO_ODSR_P27 (0x1u << 27)
495 #define PIO_ODSR_P28 (0x1u << 28)
496 #define PIO_ODSR_P29 (0x1u << 29)
497 #define PIO_ODSR_P30 (0x1u << 30)
498 #define PIO_ODSR_P31 (0x1u << 31)
499 /* -------- PIO_PDSR : (PIO Offset: 0x003C) Pin Data Status Register -------- */
500 #define PIO_PDSR_P0 (0x1u << 0)
501 #define PIO_PDSR_P1 (0x1u << 1)
502 #define PIO_PDSR_P2 (0x1u << 2)
503 #define PIO_PDSR_P3 (0x1u << 3)
504 #define PIO_PDSR_P4 (0x1u << 4)
505 #define PIO_PDSR_P5 (0x1u << 5)
506 #define PIO_PDSR_P6 (0x1u << 6)
507 #define PIO_PDSR_P7 (0x1u << 7)
508 #define PIO_PDSR_P8 (0x1u << 8)
509 #define PIO_PDSR_P9 (0x1u << 9)
510 #define PIO_PDSR_P10 (0x1u << 10)
511 #define PIO_PDSR_P11 (0x1u << 11)
512 #define PIO_PDSR_P12 (0x1u << 12)
513 #define PIO_PDSR_P13 (0x1u << 13)
514 #define PIO_PDSR_P14 (0x1u << 14)
515 #define PIO_PDSR_P15 (0x1u << 15)
516 #define PIO_PDSR_P16 (0x1u << 16)
517 #define PIO_PDSR_P17 (0x1u << 17)
518 #define PIO_PDSR_P18 (0x1u << 18)
519 #define PIO_PDSR_P19 (0x1u << 19)
520 #define PIO_PDSR_P20 (0x1u << 20)
521 #define PIO_PDSR_P21 (0x1u << 21)
522 #define PIO_PDSR_P22 (0x1u << 22)
523 #define PIO_PDSR_P23 (0x1u << 23)
524 #define PIO_PDSR_P24 (0x1u << 24)
525 #define PIO_PDSR_P25 (0x1u << 25)
526 #define PIO_PDSR_P26 (0x1u << 26)
527 #define PIO_PDSR_P27 (0x1u << 27)
528 #define PIO_PDSR_P28 (0x1u << 28)
529 #define PIO_PDSR_P29 (0x1u << 29)
530 #define PIO_PDSR_P30 (0x1u << 30)
531 #define PIO_PDSR_P31 (0x1u << 31)
532 /* -------- PIO_IER : (PIO Offset: 0x0040) Interrupt Enable Register -------- */
533 #define PIO_IER_P0 (0x1u << 0)
534 #define PIO_IER_P1 (0x1u << 1)
535 #define PIO_IER_P2 (0x1u << 2)
536 #define PIO_IER_P3 (0x1u << 3)
537 #define PIO_IER_P4 (0x1u << 4)
538 #define PIO_IER_P5 (0x1u << 5)
539 #define PIO_IER_P6 (0x1u << 6)
540 #define PIO_IER_P7 (0x1u << 7)
541 #define PIO_IER_P8 (0x1u << 8)
542 #define PIO_IER_P9 (0x1u << 9)
543 #define PIO_IER_P10 (0x1u << 10)
544 #define PIO_IER_P11 (0x1u << 11)
545 #define PIO_IER_P12 (0x1u << 12)
546 #define PIO_IER_P13 (0x1u << 13)
547 #define PIO_IER_P14 (0x1u << 14)
548 #define PIO_IER_P15 (0x1u << 15)
549 #define PIO_IER_P16 (0x1u << 16)
550 #define PIO_IER_P17 (0x1u << 17)
551 #define PIO_IER_P18 (0x1u << 18)
552 #define PIO_IER_P19 (0x1u << 19)
553 #define PIO_IER_P20 (0x1u << 20)
554 #define PIO_IER_P21 (0x1u << 21)
555 #define PIO_IER_P22 (0x1u << 22)
556 #define PIO_IER_P23 (0x1u << 23)
557 #define PIO_IER_P24 (0x1u << 24)
558 #define PIO_IER_P25 (0x1u << 25)
559 #define PIO_IER_P26 (0x1u << 26)
560 #define PIO_IER_P27 (0x1u << 27)
561 #define PIO_IER_P28 (0x1u << 28)
562 #define PIO_IER_P29 (0x1u << 29)
563 #define PIO_IER_P30 (0x1u << 30)
564 #define PIO_IER_P31 (0x1u << 31)
565 /* -------- PIO_IDR : (PIO Offset: 0x0044) Interrupt Disable Register -------- */
566 #define PIO_IDR_P0 (0x1u << 0)
567 #define PIO_IDR_P1 (0x1u << 1)
568 #define PIO_IDR_P2 (0x1u << 2)
569 #define PIO_IDR_P3 (0x1u << 3)
570 #define PIO_IDR_P4 (0x1u << 4)
571 #define PIO_IDR_P5 (0x1u << 5)
572 #define PIO_IDR_P6 (0x1u << 6)
573 #define PIO_IDR_P7 (0x1u << 7)
574 #define PIO_IDR_P8 (0x1u << 8)
575 #define PIO_IDR_P9 (0x1u << 9)
576 #define PIO_IDR_P10 (0x1u << 10)
577 #define PIO_IDR_P11 (0x1u << 11)
578 #define PIO_IDR_P12 (0x1u << 12)
579 #define PIO_IDR_P13 (0x1u << 13)
580 #define PIO_IDR_P14 (0x1u << 14)
581 #define PIO_IDR_P15 (0x1u << 15)
582 #define PIO_IDR_P16 (0x1u << 16)
583 #define PIO_IDR_P17 (0x1u << 17)
584 #define PIO_IDR_P18 (0x1u << 18)
585 #define PIO_IDR_P19 (0x1u << 19)
586 #define PIO_IDR_P20 (0x1u << 20)
587 #define PIO_IDR_P21 (0x1u << 21)
588 #define PIO_IDR_P22 (0x1u << 22)
589 #define PIO_IDR_P23 (0x1u << 23)
590 #define PIO_IDR_P24 (0x1u << 24)
591 #define PIO_IDR_P25 (0x1u << 25)
592 #define PIO_IDR_P26 (0x1u << 26)
593 #define PIO_IDR_P27 (0x1u << 27)
594 #define PIO_IDR_P28 (0x1u << 28)
595 #define PIO_IDR_P29 (0x1u << 29)
596 #define PIO_IDR_P30 (0x1u << 30)
597 #define PIO_IDR_P31 (0x1u << 31)
598 /* -------- PIO_IMR : (PIO Offset: 0x0048) Interrupt Mask Register -------- */
599 #define PIO_IMR_P0 (0x1u << 0)
600 #define PIO_IMR_P1 (0x1u << 1)
601 #define PIO_IMR_P2 (0x1u << 2)
602 #define PIO_IMR_P3 (0x1u << 3)
603 #define PIO_IMR_P4 (0x1u << 4)
604 #define PIO_IMR_P5 (0x1u << 5)
605 #define PIO_IMR_P6 (0x1u << 6)
606 #define PIO_IMR_P7 (0x1u << 7)
607 #define PIO_IMR_P8 (0x1u << 8)
608 #define PIO_IMR_P9 (0x1u << 9)
609 #define PIO_IMR_P10 (0x1u << 10)
610 #define PIO_IMR_P11 (0x1u << 11)
611 #define PIO_IMR_P12 (0x1u << 12)
612 #define PIO_IMR_P13 (0x1u << 13)
613 #define PIO_IMR_P14 (0x1u << 14)
614 #define PIO_IMR_P15 (0x1u << 15)
615 #define PIO_IMR_P16 (0x1u << 16)
616 #define PIO_IMR_P17 (0x1u << 17)
617 #define PIO_IMR_P18 (0x1u << 18)
618 #define PIO_IMR_P19 (0x1u << 19)
619 #define PIO_IMR_P20 (0x1u << 20)
620 #define PIO_IMR_P21 (0x1u << 21)
621 #define PIO_IMR_P22 (0x1u << 22)
622 #define PIO_IMR_P23 (0x1u << 23)
623 #define PIO_IMR_P24 (0x1u << 24)
624 #define PIO_IMR_P25 (0x1u << 25)
625 #define PIO_IMR_P26 (0x1u << 26)
626 #define PIO_IMR_P27 (0x1u << 27)
627 #define PIO_IMR_P28 (0x1u << 28)
628 #define PIO_IMR_P29 (0x1u << 29)
629 #define PIO_IMR_P30 (0x1u << 30)
630 #define PIO_IMR_P31 (0x1u << 31)
631 /* -------- PIO_ISR : (PIO Offset: 0x004C) Interrupt Status Register -------- */
632 #define PIO_ISR_P0 (0x1u << 0)
633 #define PIO_ISR_P1 (0x1u << 1)
634 #define PIO_ISR_P2 (0x1u << 2)
635 #define PIO_ISR_P3 (0x1u << 3)
636 #define PIO_ISR_P4 (0x1u << 4)
637 #define PIO_ISR_P5 (0x1u << 5)
638 #define PIO_ISR_P6 (0x1u << 6)
639 #define PIO_ISR_P7 (0x1u << 7)
640 #define PIO_ISR_P8 (0x1u << 8)
641 #define PIO_ISR_P9 (0x1u << 9)
642 #define PIO_ISR_P10 (0x1u << 10)
643 #define PIO_ISR_P11 (0x1u << 11)
644 #define PIO_ISR_P12 (0x1u << 12)
645 #define PIO_ISR_P13 (0x1u << 13)
646 #define PIO_ISR_P14 (0x1u << 14)
647 #define PIO_ISR_P15 (0x1u << 15)
648 #define PIO_ISR_P16 (0x1u << 16)
649 #define PIO_ISR_P17 (0x1u << 17)
650 #define PIO_ISR_P18 (0x1u << 18)
651 #define PIO_ISR_P19 (0x1u << 19)
652 #define PIO_ISR_P20 (0x1u << 20)
653 #define PIO_ISR_P21 (0x1u << 21)
654 #define PIO_ISR_P22 (0x1u << 22)
655 #define PIO_ISR_P23 (0x1u << 23)
656 #define PIO_ISR_P24 (0x1u << 24)
657 #define PIO_ISR_P25 (0x1u << 25)
658 #define PIO_ISR_P26 (0x1u << 26)
659 #define PIO_ISR_P27 (0x1u << 27)
660 #define PIO_ISR_P28 (0x1u << 28)
661 #define PIO_ISR_P29 (0x1u << 29)
662 #define PIO_ISR_P30 (0x1u << 30)
663 #define PIO_ISR_P31 (0x1u << 31)
664 /* -------- PIO_MDER : (PIO Offset: 0x0050) Multi-driver Enable Register -------- */
665 #define PIO_MDER_P0 (0x1u << 0)
666 #define PIO_MDER_P1 (0x1u << 1)
667 #define PIO_MDER_P2 (0x1u << 2)
668 #define PIO_MDER_P3 (0x1u << 3)
669 #define PIO_MDER_P4 (0x1u << 4)
670 #define PIO_MDER_P5 (0x1u << 5)
671 #define PIO_MDER_P6 (0x1u << 6)
672 #define PIO_MDER_P7 (0x1u << 7)
673 #define PIO_MDER_P8 (0x1u << 8)
674 #define PIO_MDER_P9 (0x1u << 9)
675 #define PIO_MDER_P10 (0x1u << 10)
676 #define PIO_MDER_P11 (0x1u << 11)
677 #define PIO_MDER_P12 (0x1u << 12)
678 #define PIO_MDER_P13 (0x1u << 13)
679 #define PIO_MDER_P14 (0x1u << 14)
680 #define PIO_MDER_P15 (0x1u << 15)
681 #define PIO_MDER_P16 (0x1u << 16)
682 #define PIO_MDER_P17 (0x1u << 17)
683 #define PIO_MDER_P18 (0x1u << 18)
684 #define PIO_MDER_P19 (0x1u << 19)
685 #define PIO_MDER_P20 (0x1u << 20)
686 #define PIO_MDER_P21 (0x1u << 21)
687 #define PIO_MDER_P22 (0x1u << 22)
688 #define PIO_MDER_P23 (0x1u << 23)
689 #define PIO_MDER_P24 (0x1u << 24)
690 #define PIO_MDER_P25 (0x1u << 25)
691 #define PIO_MDER_P26 (0x1u << 26)
692 #define PIO_MDER_P27 (0x1u << 27)
693 #define PIO_MDER_P28 (0x1u << 28)
694 #define PIO_MDER_P29 (0x1u << 29)
695 #define PIO_MDER_P30 (0x1u << 30)
696 #define PIO_MDER_P31 (0x1u << 31)
697 /* -------- PIO_MDDR : (PIO Offset: 0x0054) Multi-driver Disable Register -------- */
698 #define PIO_MDDR_P0 (0x1u << 0)
699 #define PIO_MDDR_P1 (0x1u << 1)
700 #define PIO_MDDR_P2 (0x1u << 2)
701 #define PIO_MDDR_P3 (0x1u << 3)
702 #define PIO_MDDR_P4 (0x1u << 4)
703 #define PIO_MDDR_P5 (0x1u << 5)
704 #define PIO_MDDR_P6 (0x1u << 6)
705 #define PIO_MDDR_P7 (0x1u << 7)
706 #define PIO_MDDR_P8 (0x1u << 8)
707 #define PIO_MDDR_P9 (0x1u << 9)
708 #define PIO_MDDR_P10 (0x1u << 10)
709 #define PIO_MDDR_P11 (0x1u << 11)
710 #define PIO_MDDR_P12 (0x1u << 12)
711 #define PIO_MDDR_P13 (0x1u << 13)
712 #define PIO_MDDR_P14 (0x1u << 14)
713 #define PIO_MDDR_P15 (0x1u << 15)
714 #define PIO_MDDR_P16 (0x1u << 16)
715 #define PIO_MDDR_P17 (0x1u << 17)
716 #define PIO_MDDR_P18 (0x1u << 18)
717 #define PIO_MDDR_P19 (0x1u << 19)
718 #define PIO_MDDR_P20 (0x1u << 20)
719 #define PIO_MDDR_P21 (0x1u << 21)
720 #define PIO_MDDR_P22 (0x1u << 22)
721 #define PIO_MDDR_P23 (0x1u << 23)
722 #define PIO_MDDR_P24 (0x1u << 24)
723 #define PIO_MDDR_P25 (0x1u << 25)
724 #define PIO_MDDR_P26 (0x1u << 26)
725 #define PIO_MDDR_P27 (0x1u << 27)
726 #define PIO_MDDR_P28 (0x1u << 28)
727 #define PIO_MDDR_P29 (0x1u << 29)
728 #define PIO_MDDR_P30 (0x1u << 30)
729 #define PIO_MDDR_P31 (0x1u << 31)
730 /* -------- PIO_MDSR : (PIO Offset: 0x0058) Multi-driver Status Register -------- */
731 #define PIO_MDSR_P0 (0x1u << 0)
732 #define PIO_MDSR_P1 (0x1u << 1)
733 #define PIO_MDSR_P2 (0x1u << 2)
734 #define PIO_MDSR_P3 (0x1u << 3)
735 #define PIO_MDSR_P4 (0x1u << 4)
736 #define PIO_MDSR_P5 (0x1u << 5)
737 #define PIO_MDSR_P6 (0x1u << 6)
738 #define PIO_MDSR_P7 (0x1u << 7)
739 #define PIO_MDSR_P8 (0x1u << 8)
740 #define PIO_MDSR_P9 (0x1u << 9)
741 #define PIO_MDSR_P10 (0x1u << 10)
742 #define PIO_MDSR_P11 (0x1u << 11)
743 #define PIO_MDSR_P12 (0x1u << 12)
744 #define PIO_MDSR_P13 (0x1u << 13)
745 #define PIO_MDSR_P14 (0x1u << 14)
746 #define PIO_MDSR_P15 (0x1u << 15)
747 #define PIO_MDSR_P16 (0x1u << 16)
748 #define PIO_MDSR_P17 (0x1u << 17)
749 #define PIO_MDSR_P18 (0x1u << 18)
750 #define PIO_MDSR_P19 (0x1u << 19)
751 #define PIO_MDSR_P20 (0x1u << 20)
752 #define PIO_MDSR_P21 (0x1u << 21)
753 #define PIO_MDSR_P22 (0x1u << 22)
754 #define PIO_MDSR_P23 (0x1u << 23)
755 #define PIO_MDSR_P24 (0x1u << 24)
756 #define PIO_MDSR_P25 (0x1u << 25)
757 #define PIO_MDSR_P26 (0x1u << 26)
758 #define PIO_MDSR_P27 (0x1u << 27)
759 #define PIO_MDSR_P28 (0x1u << 28)
760 #define PIO_MDSR_P29 (0x1u << 29)
761 #define PIO_MDSR_P30 (0x1u << 30)
762 #define PIO_MDSR_P31 (0x1u << 31)
763 /* -------- PIO_PUDR : (PIO Offset: 0x0060) Pull-up Disable Register -------- */
764 #define PIO_PUDR_P0 (0x1u << 0)
765 #define PIO_PUDR_P1 (0x1u << 1)
766 #define PIO_PUDR_P2 (0x1u << 2)
767 #define PIO_PUDR_P3 (0x1u << 3)
768 #define PIO_PUDR_P4 (0x1u << 4)
769 #define PIO_PUDR_P5 (0x1u << 5)
770 #define PIO_PUDR_P6 (0x1u << 6)
771 #define PIO_PUDR_P7 (0x1u << 7)
772 #define PIO_PUDR_P8 (0x1u << 8)
773 #define PIO_PUDR_P9 (0x1u << 9)
774 #define PIO_PUDR_P10 (0x1u << 10)
775 #define PIO_PUDR_P11 (0x1u << 11)
776 #define PIO_PUDR_P12 (0x1u << 12)
777 #define PIO_PUDR_P13 (0x1u << 13)
778 #define PIO_PUDR_P14 (0x1u << 14)
779 #define PIO_PUDR_P15 (0x1u << 15)
780 #define PIO_PUDR_P16 (0x1u << 16)
781 #define PIO_PUDR_P17 (0x1u << 17)
782 #define PIO_PUDR_P18 (0x1u << 18)
783 #define PIO_PUDR_P19 (0x1u << 19)
784 #define PIO_PUDR_P20 (0x1u << 20)
785 #define PIO_PUDR_P21 (0x1u << 21)
786 #define PIO_PUDR_P22 (0x1u << 22)
787 #define PIO_PUDR_P23 (0x1u << 23)
788 #define PIO_PUDR_P24 (0x1u << 24)
789 #define PIO_PUDR_P25 (0x1u << 25)
790 #define PIO_PUDR_P26 (0x1u << 26)
791 #define PIO_PUDR_P27 (0x1u << 27)
792 #define PIO_PUDR_P28 (0x1u << 28)
793 #define PIO_PUDR_P29 (0x1u << 29)
794 #define PIO_PUDR_P30 (0x1u << 30)
795 #define PIO_PUDR_P31 (0x1u << 31)
796 /* -------- PIO_PUER : (PIO Offset: 0x0064) Pull-up Enable Register -------- */
797 #define PIO_PUER_P0 (0x1u << 0)
798 #define PIO_PUER_P1 (0x1u << 1)
799 #define PIO_PUER_P2 (0x1u << 2)
800 #define PIO_PUER_P3 (0x1u << 3)
801 #define PIO_PUER_P4 (0x1u << 4)
802 #define PIO_PUER_P5 (0x1u << 5)
803 #define PIO_PUER_P6 (0x1u << 6)
804 #define PIO_PUER_P7 (0x1u << 7)
805 #define PIO_PUER_P8 (0x1u << 8)
806 #define PIO_PUER_P9 (0x1u << 9)
807 #define PIO_PUER_P10 (0x1u << 10)
808 #define PIO_PUER_P11 (0x1u << 11)
809 #define PIO_PUER_P12 (0x1u << 12)
810 #define PIO_PUER_P13 (0x1u << 13)
811 #define PIO_PUER_P14 (0x1u << 14)
812 #define PIO_PUER_P15 (0x1u << 15)
813 #define PIO_PUER_P16 (0x1u << 16)
814 #define PIO_PUER_P17 (0x1u << 17)
815 #define PIO_PUER_P18 (0x1u << 18)
816 #define PIO_PUER_P19 (0x1u << 19)
817 #define PIO_PUER_P20 (0x1u << 20)
818 #define PIO_PUER_P21 (0x1u << 21)
819 #define PIO_PUER_P22 (0x1u << 22)
820 #define PIO_PUER_P23 (0x1u << 23)
821 #define PIO_PUER_P24 (0x1u << 24)
822 #define PIO_PUER_P25 (0x1u << 25)
823 #define PIO_PUER_P26 (0x1u << 26)
824 #define PIO_PUER_P27 (0x1u << 27)
825 #define PIO_PUER_P28 (0x1u << 28)
826 #define PIO_PUER_P29 (0x1u << 29)
827 #define PIO_PUER_P30 (0x1u << 30)
828 #define PIO_PUER_P31 (0x1u << 31)
829 /* -------- PIO_PUSR : (PIO Offset: 0x0068) Pad Pull-up Status Register -------- */
830 #define PIO_PUSR_P0 (0x1u << 0)
831 #define PIO_PUSR_P1 (0x1u << 1)
832 #define PIO_PUSR_P2 (0x1u << 2)
833 #define PIO_PUSR_P3 (0x1u << 3)
834 #define PIO_PUSR_P4 (0x1u << 4)
835 #define PIO_PUSR_P5 (0x1u << 5)
836 #define PIO_PUSR_P6 (0x1u << 6)
837 #define PIO_PUSR_P7 (0x1u << 7)
838 #define PIO_PUSR_P8 (0x1u << 8)
839 #define PIO_PUSR_P9 (0x1u << 9)
840 #define PIO_PUSR_P10 (0x1u << 10)
841 #define PIO_PUSR_P11 (0x1u << 11)
842 #define PIO_PUSR_P12 (0x1u << 12)
843 #define PIO_PUSR_P13 (0x1u << 13)
844 #define PIO_PUSR_P14 (0x1u << 14)
845 #define PIO_PUSR_P15 (0x1u << 15)
846 #define PIO_PUSR_P16 (0x1u << 16)
847 #define PIO_PUSR_P17 (0x1u << 17)
848 #define PIO_PUSR_P18 (0x1u << 18)
849 #define PIO_PUSR_P19 (0x1u << 19)
850 #define PIO_PUSR_P20 (0x1u << 20)
851 #define PIO_PUSR_P21 (0x1u << 21)
852 #define PIO_PUSR_P22 (0x1u << 22)
853 #define PIO_PUSR_P23 (0x1u << 23)
854 #define PIO_PUSR_P24 (0x1u << 24)
855 #define PIO_PUSR_P25 (0x1u << 25)
856 #define PIO_PUSR_P26 (0x1u << 26)
857 #define PIO_PUSR_P27 (0x1u << 27)
858 #define PIO_PUSR_P28 (0x1u << 28)
859 #define PIO_PUSR_P29 (0x1u << 29)
860 #define PIO_PUSR_P30 (0x1u << 30)
861 #define PIO_PUSR_P31 (0x1u << 31)
862 /* -------- PIO_ABCDSR[2] : (PIO Offset: 0x0070) Peripheral Select Register -------- */
863 #define PIO_ABCDSR_P0 (0x1u << 0)
864 #define PIO_ABCDSR_P1 (0x1u << 1)
865 #define PIO_ABCDSR_P2 (0x1u << 2)
866 #define PIO_ABCDSR_P3 (0x1u << 3)
867 #define PIO_ABCDSR_P4 (0x1u << 4)
868 #define PIO_ABCDSR_P5 (0x1u << 5)
869 #define PIO_ABCDSR_P6 (0x1u << 6)
870 #define PIO_ABCDSR_P7 (0x1u << 7)
871 #define PIO_ABCDSR_P8 (0x1u << 8)
872 #define PIO_ABCDSR_P9 (0x1u << 9)
873 #define PIO_ABCDSR_P10 (0x1u << 10)
874 #define PIO_ABCDSR_P11 (0x1u << 11)
875 #define PIO_ABCDSR_P12 (0x1u << 12)
876 #define PIO_ABCDSR_P13 (0x1u << 13)
877 #define PIO_ABCDSR_P14 (0x1u << 14)
878 #define PIO_ABCDSR_P15 (0x1u << 15)
879 #define PIO_ABCDSR_P16 (0x1u << 16)
880 #define PIO_ABCDSR_P17 (0x1u << 17)
881 #define PIO_ABCDSR_P18 (0x1u << 18)
882 #define PIO_ABCDSR_P19 (0x1u << 19)
883 #define PIO_ABCDSR_P20 (0x1u << 20)
884 #define PIO_ABCDSR_P21 (0x1u << 21)
885 #define PIO_ABCDSR_P22 (0x1u << 22)
886 #define PIO_ABCDSR_P23 (0x1u << 23)
887 #define PIO_ABCDSR_P24 (0x1u << 24)
888 #define PIO_ABCDSR_P25 (0x1u << 25)
889 #define PIO_ABCDSR_P26 (0x1u << 26)
890 #define PIO_ABCDSR_P27 (0x1u << 27)
891 #define PIO_ABCDSR_P28 (0x1u << 28)
892 #define PIO_ABCDSR_P29 (0x1u << 29)
893 #define PIO_ABCDSR_P30 (0x1u << 30)
894 #define PIO_ABCDSR_P31 (0x1u << 31)
895 /* -------- PIO_IFSCDR : (PIO Offset: 0x0080) Input Filter Slow Clock Disable Register -------- */
896 #define PIO_IFSCDR_P0 (0x1u << 0)
897 #define PIO_IFSCDR_P1 (0x1u << 1)
898 #define PIO_IFSCDR_P2 (0x1u << 2)
899 #define PIO_IFSCDR_P3 (0x1u << 3)
900 #define PIO_IFSCDR_P4 (0x1u << 4)
901 #define PIO_IFSCDR_P5 (0x1u << 5)
902 #define PIO_IFSCDR_P6 (0x1u << 6)
903 #define PIO_IFSCDR_P7 (0x1u << 7)
904 #define PIO_IFSCDR_P8 (0x1u << 8)
905 #define PIO_IFSCDR_P9 (0x1u << 9)
906 #define PIO_IFSCDR_P10 (0x1u << 10)
907 #define PIO_IFSCDR_P11 (0x1u << 11)
908 #define PIO_IFSCDR_P12 (0x1u << 12)
909 #define PIO_IFSCDR_P13 (0x1u << 13)
910 #define PIO_IFSCDR_P14 (0x1u << 14)
911 #define PIO_IFSCDR_P15 (0x1u << 15)
912 #define PIO_IFSCDR_P16 (0x1u << 16)
913 #define PIO_IFSCDR_P17 (0x1u << 17)
914 #define PIO_IFSCDR_P18 (0x1u << 18)
915 #define PIO_IFSCDR_P19 (0x1u << 19)
916 #define PIO_IFSCDR_P20 (0x1u << 20)
917 #define PIO_IFSCDR_P21 (0x1u << 21)
918 #define PIO_IFSCDR_P22 (0x1u << 22)
919 #define PIO_IFSCDR_P23 (0x1u << 23)
920 #define PIO_IFSCDR_P24 (0x1u << 24)
921 #define PIO_IFSCDR_P25 (0x1u << 25)
922 #define PIO_IFSCDR_P26 (0x1u << 26)
923 #define PIO_IFSCDR_P27 (0x1u << 27)
924 #define PIO_IFSCDR_P28 (0x1u << 28)
925 #define PIO_IFSCDR_P29 (0x1u << 29)
926 #define PIO_IFSCDR_P30 (0x1u << 30)
927 #define PIO_IFSCDR_P31 (0x1u << 31)
928 /* -------- PIO_IFSCER : (PIO Offset: 0x0084) Input Filter Slow Clock Enable Register -------- */
929 #define PIO_IFSCER_P0 (0x1u << 0)
930 #define PIO_IFSCER_P1 (0x1u << 1)
931 #define PIO_IFSCER_P2 (0x1u << 2)
932 #define PIO_IFSCER_P3 (0x1u << 3)
933 #define PIO_IFSCER_P4 (0x1u << 4)
934 #define PIO_IFSCER_P5 (0x1u << 5)
935 #define PIO_IFSCER_P6 (0x1u << 6)
936 #define PIO_IFSCER_P7 (0x1u << 7)
937 #define PIO_IFSCER_P8 (0x1u << 8)
938 #define PIO_IFSCER_P9 (0x1u << 9)
939 #define PIO_IFSCER_P10 (0x1u << 10)
940 #define PIO_IFSCER_P11 (0x1u << 11)
941 #define PIO_IFSCER_P12 (0x1u << 12)
942 #define PIO_IFSCER_P13 (0x1u << 13)
943 #define PIO_IFSCER_P14 (0x1u << 14)
944 #define PIO_IFSCER_P15 (0x1u << 15)
945 #define PIO_IFSCER_P16 (0x1u << 16)
946 #define PIO_IFSCER_P17 (0x1u << 17)
947 #define PIO_IFSCER_P18 (0x1u << 18)
948 #define PIO_IFSCER_P19 (0x1u << 19)
949 #define PIO_IFSCER_P20 (0x1u << 20)
950 #define PIO_IFSCER_P21 (0x1u << 21)
951 #define PIO_IFSCER_P22 (0x1u << 22)
952 #define PIO_IFSCER_P23 (0x1u << 23)
953 #define PIO_IFSCER_P24 (0x1u << 24)
954 #define PIO_IFSCER_P25 (0x1u << 25)
955 #define PIO_IFSCER_P26 (0x1u << 26)
956 #define PIO_IFSCER_P27 (0x1u << 27)
957 #define PIO_IFSCER_P28 (0x1u << 28)
958 #define PIO_IFSCER_P29 (0x1u << 29)
959 #define PIO_IFSCER_P30 (0x1u << 30)
960 #define PIO_IFSCER_P31 (0x1u << 31)
961 /* -------- PIO_IFSCSR : (PIO Offset: 0x0088) Input Filter Slow Clock Status Register -------- */
962 #define PIO_IFSCSR_P0 (0x1u << 0)
963 #define PIO_IFSCSR_P1 (0x1u << 1)
964 #define PIO_IFSCSR_P2 (0x1u << 2)
965 #define PIO_IFSCSR_P3 (0x1u << 3)
966 #define PIO_IFSCSR_P4 (0x1u << 4)
967 #define PIO_IFSCSR_P5 (0x1u << 5)
968 #define PIO_IFSCSR_P6 (0x1u << 6)
969 #define PIO_IFSCSR_P7 (0x1u << 7)
970 #define PIO_IFSCSR_P8 (0x1u << 8)
971 #define PIO_IFSCSR_P9 (0x1u << 9)
972 #define PIO_IFSCSR_P10 (0x1u << 10)
973 #define PIO_IFSCSR_P11 (0x1u << 11)
974 #define PIO_IFSCSR_P12 (0x1u << 12)
975 #define PIO_IFSCSR_P13 (0x1u << 13)
976 #define PIO_IFSCSR_P14 (0x1u << 14)
977 #define PIO_IFSCSR_P15 (0x1u << 15)
978 #define PIO_IFSCSR_P16 (0x1u << 16)
979 #define PIO_IFSCSR_P17 (0x1u << 17)
980 #define PIO_IFSCSR_P18 (0x1u << 18)
981 #define PIO_IFSCSR_P19 (0x1u << 19)
982 #define PIO_IFSCSR_P20 (0x1u << 20)
983 #define PIO_IFSCSR_P21 (0x1u << 21)
984 #define PIO_IFSCSR_P22 (0x1u << 22)
985 #define PIO_IFSCSR_P23 (0x1u << 23)
986 #define PIO_IFSCSR_P24 (0x1u << 24)
987 #define PIO_IFSCSR_P25 (0x1u << 25)
988 #define PIO_IFSCSR_P26 (0x1u << 26)
989 #define PIO_IFSCSR_P27 (0x1u << 27)
990 #define PIO_IFSCSR_P28 (0x1u << 28)
991 #define PIO_IFSCSR_P29 (0x1u << 29)
992 #define PIO_IFSCSR_P30 (0x1u << 30)
993 #define PIO_IFSCSR_P31 (0x1u << 31)
994 /* -------- PIO_SCDR : (PIO Offset: 0x008C) Slow Clock Divider Debouncing Register -------- */
995 #define PIO_SCDR_DIV_Pos 0
996 #define PIO_SCDR_DIV_Msk (0x3fffu << PIO_SCDR_DIV_Pos)
997 #define PIO_SCDR_DIV(value) ((PIO_SCDR_DIV_Msk & ((value) << PIO_SCDR_DIV_Pos)))
998 /* -------- PIO_PPDDR : (PIO Offset: 0x0090) Pad Pull-down Disable Register -------- */
999 #define PIO_PPDDR_P0 (0x1u << 0)
1000 #define PIO_PPDDR_P1 (0x1u << 1)
1001 #define PIO_PPDDR_P2 (0x1u << 2)
1002 #define PIO_PPDDR_P3 (0x1u << 3)
1003 #define PIO_PPDDR_P4 (0x1u << 4)
1004 #define PIO_PPDDR_P5 (0x1u << 5)
1005 #define PIO_PPDDR_P6 (0x1u << 6)
1006 #define PIO_PPDDR_P7 (0x1u << 7)
1007 #define PIO_PPDDR_P8 (0x1u << 8)
1008 #define PIO_PPDDR_P9 (0x1u << 9)
1009 #define PIO_PPDDR_P10 (0x1u << 10)
1010 #define PIO_PPDDR_P11 (0x1u << 11)
1011 #define PIO_PPDDR_P12 (0x1u << 12)
1012 #define PIO_PPDDR_P13 (0x1u << 13)
1013 #define PIO_PPDDR_P14 (0x1u << 14)
1014 #define PIO_PPDDR_P15 (0x1u << 15)
1015 #define PIO_PPDDR_P16 (0x1u << 16)
1016 #define PIO_PPDDR_P17 (0x1u << 17)
1017 #define PIO_PPDDR_P18 (0x1u << 18)
1018 #define PIO_PPDDR_P19 (0x1u << 19)
1019 #define PIO_PPDDR_P20 (0x1u << 20)
1020 #define PIO_PPDDR_P21 (0x1u << 21)
1021 #define PIO_PPDDR_P22 (0x1u << 22)
1022 #define PIO_PPDDR_P23 (0x1u << 23)
1023 #define PIO_PPDDR_P24 (0x1u << 24)
1024 #define PIO_PPDDR_P25 (0x1u << 25)
1025 #define PIO_PPDDR_P26 (0x1u << 26)
1026 #define PIO_PPDDR_P27 (0x1u << 27)
1027 #define PIO_PPDDR_P28 (0x1u << 28)
1028 #define PIO_PPDDR_P29 (0x1u << 29)
1029 #define PIO_PPDDR_P30 (0x1u << 30)
1030 #define PIO_PPDDR_P31 (0x1u << 31)
1031 /* -------- PIO_PPDER : (PIO Offset: 0x0094) Pad Pull-down Enable Register -------- */
1032 #define PIO_PPDER_P0 (0x1u << 0)
1033 #define PIO_PPDER_P1 (0x1u << 1)
1034 #define PIO_PPDER_P2 (0x1u << 2)
1035 #define PIO_PPDER_P3 (0x1u << 3)
1036 #define PIO_PPDER_P4 (0x1u << 4)
1037 #define PIO_PPDER_P5 (0x1u << 5)
1038 #define PIO_PPDER_P6 (0x1u << 6)
1039 #define PIO_PPDER_P7 (0x1u << 7)
1040 #define PIO_PPDER_P8 (0x1u << 8)
1041 #define PIO_PPDER_P9 (0x1u << 9)
1042 #define PIO_PPDER_P10 (0x1u << 10)
1043 #define PIO_PPDER_P11 (0x1u << 11)
1044 #define PIO_PPDER_P12 (0x1u << 12)
1045 #define PIO_PPDER_P13 (0x1u << 13)
1046 #define PIO_PPDER_P14 (0x1u << 14)
1047 #define PIO_PPDER_P15 (0x1u << 15)
1048 #define PIO_PPDER_P16 (0x1u << 16)
1049 #define PIO_PPDER_P17 (0x1u << 17)
1050 #define PIO_PPDER_P18 (0x1u << 18)
1051 #define PIO_PPDER_P19 (0x1u << 19)
1052 #define PIO_PPDER_P20 (0x1u << 20)
1053 #define PIO_PPDER_P21 (0x1u << 21)
1054 #define PIO_PPDER_P22 (0x1u << 22)
1055 #define PIO_PPDER_P23 (0x1u << 23)
1056 #define PIO_PPDER_P24 (0x1u << 24)
1057 #define PIO_PPDER_P25 (0x1u << 25)
1058 #define PIO_PPDER_P26 (0x1u << 26)
1059 #define PIO_PPDER_P27 (0x1u << 27)
1060 #define PIO_PPDER_P28 (0x1u << 28)
1061 #define PIO_PPDER_P29 (0x1u << 29)
1062 #define PIO_PPDER_P30 (0x1u << 30)
1063 #define PIO_PPDER_P31 (0x1u << 31)
1064 /* -------- PIO_PPDSR : (PIO Offset: 0x0098) Pad Pull-down Status Register -------- */
1065 #define PIO_PPDSR_P0 (0x1u << 0)
1066 #define PIO_PPDSR_P1 (0x1u << 1)
1067 #define PIO_PPDSR_P2 (0x1u << 2)
1068 #define PIO_PPDSR_P3 (0x1u << 3)
1069 #define PIO_PPDSR_P4 (0x1u << 4)
1070 #define PIO_PPDSR_P5 (0x1u << 5)
1071 #define PIO_PPDSR_P6 (0x1u << 6)
1072 #define PIO_PPDSR_P7 (0x1u << 7)
1073 #define PIO_PPDSR_P8 (0x1u << 8)
1074 #define PIO_PPDSR_P9 (0x1u << 9)
1075 #define PIO_PPDSR_P10 (0x1u << 10)
1076 #define PIO_PPDSR_P11 (0x1u << 11)
1077 #define PIO_PPDSR_P12 (0x1u << 12)
1078 #define PIO_PPDSR_P13 (0x1u << 13)
1079 #define PIO_PPDSR_P14 (0x1u << 14)
1080 #define PIO_PPDSR_P15 (0x1u << 15)
1081 #define PIO_PPDSR_P16 (0x1u << 16)
1082 #define PIO_PPDSR_P17 (0x1u << 17)
1083 #define PIO_PPDSR_P18 (0x1u << 18)
1084 #define PIO_PPDSR_P19 (0x1u << 19)
1085 #define PIO_PPDSR_P20 (0x1u << 20)
1086 #define PIO_PPDSR_P21 (0x1u << 21)
1087 #define PIO_PPDSR_P22 (0x1u << 22)
1088 #define PIO_PPDSR_P23 (0x1u << 23)
1089 #define PIO_PPDSR_P24 (0x1u << 24)
1090 #define PIO_PPDSR_P25 (0x1u << 25)
1091 #define PIO_PPDSR_P26 (0x1u << 26)
1092 #define PIO_PPDSR_P27 (0x1u << 27)
1093 #define PIO_PPDSR_P28 (0x1u << 28)
1094 #define PIO_PPDSR_P29 (0x1u << 29)
1095 #define PIO_PPDSR_P30 (0x1u << 30)
1096 #define PIO_PPDSR_P31 (0x1u << 31)
1097 /* -------- PIO_OWER : (PIO Offset: 0x00A0) Output Write Enable -------- */
1098 #define PIO_OWER_P0 (0x1u << 0)
1099 #define PIO_OWER_P1 (0x1u << 1)
1100 #define PIO_OWER_P2 (0x1u << 2)
1101 #define PIO_OWER_P3 (0x1u << 3)
1102 #define PIO_OWER_P4 (0x1u << 4)
1103 #define PIO_OWER_P5 (0x1u << 5)
1104 #define PIO_OWER_P6 (0x1u << 6)
1105 #define PIO_OWER_P7 (0x1u << 7)
1106 #define PIO_OWER_P8 (0x1u << 8)
1107 #define PIO_OWER_P9 (0x1u << 9)
1108 #define PIO_OWER_P10 (0x1u << 10)
1109 #define PIO_OWER_P11 (0x1u << 11)
1110 #define PIO_OWER_P12 (0x1u << 12)
1111 #define PIO_OWER_P13 (0x1u << 13)
1112 #define PIO_OWER_P14 (0x1u << 14)
1113 #define PIO_OWER_P15 (0x1u << 15)
1114 #define PIO_OWER_P16 (0x1u << 16)
1115 #define PIO_OWER_P17 (0x1u << 17)
1116 #define PIO_OWER_P18 (0x1u << 18)
1117 #define PIO_OWER_P19 (0x1u << 19)
1118 #define PIO_OWER_P20 (0x1u << 20)
1119 #define PIO_OWER_P21 (0x1u << 21)
1120 #define PIO_OWER_P22 (0x1u << 22)
1121 #define PIO_OWER_P23 (0x1u << 23)
1122 #define PIO_OWER_P24 (0x1u << 24)
1123 #define PIO_OWER_P25 (0x1u << 25)
1124 #define PIO_OWER_P26 (0x1u << 26)
1125 #define PIO_OWER_P27 (0x1u << 27)
1126 #define PIO_OWER_P28 (0x1u << 28)
1127 #define PIO_OWER_P29 (0x1u << 29)
1128 #define PIO_OWER_P30 (0x1u << 30)
1129 #define PIO_OWER_P31 (0x1u << 31)
1130 /* -------- PIO_OWDR : (PIO Offset: 0x00A4) Output Write Disable -------- */
1131 #define PIO_OWDR_P0 (0x1u << 0)
1132 #define PIO_OWDR_P1 (0x1u << 1)
1133 #define PIO_OWDR_P2 (0x1u << 2)
1134 #define PIO_OWDR_P3 (0x1u << 3)
1135 #define PIO_OWDR_P4 (0x1u << 4)
1136 #define PIO_OWDR_P5 (0x1u << 5)
1137 #define PIO_OWDR_P6 (0x1u << 6)
1138 #define PIO_OWDR_P7 (0x1u << 7)
1139 #define PIO_OWDR_P8 (0x1u << 8)
1140 #define PIO_OWDR_P9 (0x1u << 9)
1141 #define PIO_OWDR_P10 (0x1u << 10)
1142 #define PIO_OWDR_P11 (0x1u << 11)
1143 #define PIO_OWDR_P12 (0x1u << 12)
1144 #define PIO_OWDR_P13 (0x1u << 13)
1145 #define PIO_OWDR_P14 (0x1u << 14)
1146 #define PIO_OWDR_P15 (0x1u << 15)
1147 #define PIO_OWDR_P16 (0x1u << 16)
1148 #define PIO_OWDR_P17 (0x1u << 17)
1149 #define PIO_OWDR_P18 (0x1u << 18)
1150 #define PIO_OWDR_P19 (0x1u << 19)
1151 #define PIO_OWDR_P20 (0x1u << 20)
1152 #define PIO_OWDR_P21 (0x1u << 21)
1153 #define PIO_OWDR_P22 (0x1u << 22)
1154 #define PIO_OWDR_P23 (0x1u << 23)
1155 #define PIO_OWDR_P24 (0x1u << 24)
1156 #define PIO_OWDR_P25 (0x1u << 25)
1157 #define PIO_OWDR_P26 (0x1u << 26)
1158 #define PIO_OWDR_P27 (0x1u << 27)
1159 #define PIO_OWDR_P28 (0x1u << 28)
1160 #define PIO_OWDR_P29 (0x1u << 29)
1161 #define PIO_OWDR_P30 (0x1u << 30)
1162 #define PIO_OWDR_P31 (0x1u << 31)
1163 /* -------- PIO_OWSR : (PIO Offset: 0x00A8) Output Write Status Register -------- */
1164 #define PIO_OWSR_P0 (0x1u << 0)
1165 #define PIO_OWSR_P1 (0x1u << 1)
1166 #define PIO_OWSR_P2 (0x1u << 2)
1167 #define PIO_OWSR_P3 (0x1u << 3)
1168 #define PIO_OWSR_P4 (0x1u << 4)
1169 #define PIO_OWSR_P5 (0x1u << 5)
1170 #define PIO_OWSR_P6 (0x1u << 6)
1171 #define PIO_OWSR_P7 (0x1u << 7)
1172 #define PIO_OWSR_P8 (0x1u << 8)
1173 #define PIO_OWSR_P9 (0x1u << 9)
1174 #define PIO_OWSR_P10 (0x1u << 10)
1175 #define PIO_OWSR_P11 (0x1u << 11)
1176 #define PIO_OWSR_P12 (0x1u << 12)
1177 #define PIO_OWSR_P13 (0x1u << 13)
1178 #define PIO_OWSR_P14 (0x1u << 14)
1179 #define PIO_OWSR_P15 (0x1u << 15)
1180 #define PIO_OWSR_P16 (0x1u << 16)
1181 #define PIO_OWSR_P17 (0x1u << 17)
1182 #define PIO_OWSR_P18 (0x1u << 18)
1183 #define PIO_OWSR_P19 (0x1u << 19)
1184 #define PIO_OWSR_P20 (0x1u << 20)
1185 #define PIO_OWSR_P21 (0x1u << 21)
1186 #define PIO_OWSR_P22 (0x1u << 22)
1187 #define PIO_OWSR_P23 (0x1u << 23)
1188 #define PIO_OWSR_P24 (0x1u << 24)
1189 #define PIO_OWSR_P25 (0x1u << 25)
1190 #define PIO_OWSR_P26 (0x1u << 26)
1191 #define PIO_OWSR_P27 (0x1u << 27)
1192 #define PIO_OWSR_P28 (0x1u << 28)
1193 #define PIO_OWSR_P29 (0x1u << 29)
1194 #define PIO_OWSR_P30 (0x1u << 30)
1195 #define PIO_OWSR_P31 (0x1u << 31)
1196 /* -------- PIO_AIMER : (PIO Offset: 0x00B0) Additional Interrupt Modes Enable Register -------- */
1197 #define PIO_AIMER_P0 (0x1u << 0)
1198 #define PIO_AIMER_P1 (0x1u << 1)
1199 #define PIO_AIMER_P2 (0x1u << 2)
1200 #define PIO_AIMER_P3 (0x1u << 3)
1201 #define PIO_AIMER_P4 (0x1u << 4)
1202 #define PIO_AIMER_P5 (0x1u << 5)
1203 #define PIO_AIMER_P6 (0x1u << 6)
1204 #define PIO_AIMER_P7 (0x1u << 7)
1205 #define PIO_AIMER_P8 (0x1u << 8)
1206 #define PIO_AIMER_P9 (0x1u << 9)
1207 #define PIO_AIMER_P10 (0x1u << 10)
1208 #define PIO_AIMER_P11 (0x1u << 11)
1209 #define PIO_AIMER_P12 (0x1u << 12)
1210 #define PIO_AIMER_P13 (0x1u << 13)
1211 #define PIO_AIMER_P14 (0x1u << 14)
1212 #define PIO_AIMER_P15 (0x1u << 15)
1213 #define PIO_AIMER_P16 (0x1u << 16)
1214 #define PIO_AIMER_P17 (0x1u << 17)
1215 #define PIO_AIMER_P18 (0x1u << 18)
1216 #define PIO_AIMER_P19 (0x1u << 19)
1217 #define PIO_AIMER_P20 (0x1u << 20)
1218 #define PIO_AIMER_P21 (0x1u << 21)
1219 #define PIO_AIMER_P22 (0x1u << 22)
1220 #define PIO_AIMER_P23 (0x1u << 23)
1221 #define PIO_AIMER_P24 (0x1u << 24)
1222 #define PIO_AIMER_P25 (0x1u << 25)
1223 #define PIO_AIMER_P26 (0x1u << 26)
1224 #define PIO_AIMER_P27 (0x1u << 27)
1225 #define PIO_AIMER_P28 (0x1u << 28)
1226 #define PIO_AIMER_P29 (0x1u << 29)
1227 #define PIO_AIMER_P30 (0x1u << 30)
1228 #define PIO_AIMER_P31 (0x1u << 31)
1229 /* -------- PIO_AIMDR : (PIO Offset: 0x00B4) Additional Interrupt Modes Disables Register -------- */
1230 #define PIO_AIMDR_P0 (0x1u << 0)
1231 #define PIO_AIMDR_P1 (0x1u << 1)
1232 #define PIO_AIMDR_P2 (0x1u << 2)
1233 #define PIO_AIMDR_P3 (0x1u << 3)
1234 #define PIO_AIMDR_P4 (0x1u << 4)
1235 #define PIO_AIMDR_P5 (0x1u << 5)
1236 #define PIO_AIMDR_P6 (0x1u << 6)
1237 #define PIO_AIMDR_P7 (0x1u << 7)
1238 #define PIO_AIMDR_P8 (0x1u << 8)
1239 #define PIO_AIMDR_P9 (0x1u << 9)
1240 #define PIO_AIMDR_P10 (0x1u << 10)
1241 #define PIO_AIMDR_P11 (0x1u << 11)
1242 #define PIO_AIMDR_P12 (0x1u << 12)
1243 #define PIO_AIMDR_P13 (0x1u << 13)
1244 #define PIO_AIMDR_P14 (0x1u << 14)
1245 #define PIO_AIMDR_P15 (0x1u << 15)
1246 #define PIO_AIMDR_P16 (0x1u << 16)
1247 #define PIO_AIMDR_P17 (0x1u << 17)
1248 #define PIO_AIMDR_P18 (0x1u << 18)
1249 #define PIO_AIMDR_P19 (0x1u << 19)
1250 #define PIO_AIMDR_P20 (0x1u << 20)
1251 #define PIO_AIMDR_P21 (0x1u << 21)
1252 #define PIO_AIMDR_P22 (0x1u << 22)
1253 #define PIO_AIMDR_P23 (0x1u << 23)
1254 #define PIO_AIMDR_P24 (0x1u << 24)
1255 #define PIO_AIMDR_P25 (0x1u << 25)
1256 #define PIO_AIMDR_P26 (0x1u << 26)
1257 #define PIO_AIMDR_P27 (0x1u << 27)
1258 #define PIO_AIMDR_P28 (0x1u << 28)
1259 #define PIO_AIMDR_P29 (0x1u << 29)
1260 #define PIO_AIMDR_P30 (0x1u << 30)
1261 #define PIO_AIMDR_P31 (0x1u << 31)
1262 /* -------- PIO_AIMMR : (PIO Offset: 0x00B8) Additional Interrupt Modes Mask Register -------- */
1263 #define PIO_AIMMR_P0 (0x1u << 0)
1264 #define PIO_AIMMR_P1 (0x1u << 1)
1265 #define PIO_AIMMR_P2 (0x1u << 2)
1266 #define PIO_AIMMR_P3 (0x1u << 3)
1267 #define PIO_AIMMR_P4 (0x1u << 4)
1268 #define PIO_AIMMR_P5 (0x1u << 5)
1269 #define PIO_AIMMR_P6 (0x1u << 6)
1270 #define PIO_AIMMR_P7 (0x1u << 7)
1271 #define PIO_AIMMR_P8 (0x1u << 8)
1272 #define PIO_AIMMR_P9 (0x1u << 9)
1273 #define PIO_AIMMR_P10 (0x1u << 10)
1274 #define PIO_AIMMR_P11 (0x1u << 11)
1275 #define PIO_AIMMR_P12 (0x1u << 12)
1276 #define PIO_AIMMR_P13 (0x1u << 13)
1277 #define PIO_AIMMR_P14 (0x1u << 14)
1278 #define PIO_AIMMR_P15 (0x1u << 15)
1279 #define PIO_AIMMR_P16 (0x1u << 16)
1280 #define PIO_AIMMR_P17 (0x1u << 17)
1281 #define PIO_AIMMR_P18 (0x1u << 18)
1282 #define PIO_AIMMR_P19 (0x1u << 19)
1283 #define PIO_AIMMR_P20 (0x1u << 20)
1284 #define PIO_AIMMR_P21 (0x1u << 21)
1285 #define PIO_AIMMR_P22 (0x1u << 22)
1286 #define PIO_AIMMR_P23 (0x1u << 23)
1287 #define PIO_AIMMR_P24 (0x1u << 24)
1288 #define PIO_AIMMR_P25 (0x1u << 25)
1289 #define PIO_AIMMR_P26 (0x1u << 26)
1290 #define PIO_AIMMR_P27 (0x1u << 27)
1291 #define PIO_AIMMR_P28 (0x1u << 28)
1292 #define PIO_AIMMR_P29 (0x1u << 29)
1293 #define PIO_AIMMR_P30 (0x1u << 30)
1294 #define PIO_AIMMR_P31 (0x1u << 31)
1295 /* -------- PIO_ESR : (PIO Offset: 0x00C0) Edge Select Register -------- */
1296 #define PIO_ESR_P0 (0x1u << 0)
1297 #define PIO_ESR_P1 (0x1u << 1)
1298 #define PIO_ESR_P2 (0x1u << 2)
1299 #define PIO_ESR_P3 (0x1u << 3)
1300 #define PIO_ESR_P4 (0x1u << 4)
1301 #define PIO_ESR_P5 (0x1u << 5)
1302 #define PIO_ESR_P6 (0x1u << 6)
1303 #define PIO_ESR_P7 (0x1u << 7)
1304 #define PIO_ESR_P8 (0x1u << 8)
1305 #define PIO_ESR_P9 (0x1u << 9)
1306 #define PIO_ESR_P10 (0x1u << 10)
1307 #define PIO_ESR_P11 (0x1u << 11)
1308 #define PIO_ESR_P12 (0x1u << 12)
1309 #define PIO_ESR_P13 (0x1u << 13)
1310 #define PIO_ESR_P14 (0x1u << 14)
1311 #define PIO_ESR_P15 (0x1u << 15)
1312 #define PIO_ESR_P16 (0x1u << 16)
1313 #define PIO_ESR_P17 (0x1u << 17)
1314 #define PIO_ESR_P18 (0x1u << 18)
1315 #define PIO_ESR_P19 (0x1u << 19)
1316 #define PIO_ESR_P20 (0x1u << 20)
1317 #define PIO_ESR_P21 (0x1u << 21)
1318 #define PIO_ESR_P22 (0x1u << 22)
1319 #define PIO_ESR_P23 (0x1u << 23)
1320 #define PIO_ESR_P24 (0x1u << 24)
1321 #define PIO_ESR_P25 (0x1u << 25)
1322 #define PIO_ESR_P26 (0x1u << 26)
1323 #define PIO_ESR_P27 (0x1u << 27)
1324 #define PIO_ESR_P28 (0x1u << 28)
1325 #define PIO_ESR_P29 (0x1u << 29)
1326 #define PIO_ESR_P30 (0x1u << 30)
1327 #define PIO_ESR_P31 (0x1u << 31)
1328 /* -------- PIO_LSR : (PIO Offset: 0x00C4) Level Select Register -------- */
1329 #define PIO_LSR_P0 (0x1u << 0)
1330 #define PIO_LSR_P1 (0x1u << 1)
1331 #define PIO_LSR_P2 (0x1u << 2)
1332 #define PIO_LSR_P3 (0x1u << 3)
1333 #define PIO_LSR_P4 (0x1u << 4)
1334 #define PIO_LSR_P5 (0x1u << 5)
1335 #define PIO_LSR_P6 (0x1u << 6)
1336 #define PIO_LSR_P7 (0x1u << 7)
1337 #define PIO_LSR_P8 (0x1u << 8)
1338 #define PIO_LSR_P9 (0x1u << 9)
1339 #define PIO_LSR_P10 (0x1u << 10)
1340 #define PIO_LSR_P11 (0x1u << 11)
1341 #define PIO_LSR_P12 (0x1u << 12)
1342 #define PIO_LSR_P13 (0x1u << 13)
1343 #define PIO_LSR_P14 (0x1u << 14)
1344 #define PIO_LSR_P15 (0x1u << 15)
1345 #define PIO_LSR_P16 (0x1u << 16)
1346 #define PIO_LSR_P17 (0x1u << 17)
1347 #define PIO_LSR_P18 (0x1u << 18)
1348 #define PIO_LSR_P19 (0x1u << 19)
1349 #define PIO_LSR_P20 (0x1u << 20)
1350 #define PIO_LSR_P21 (0x1u << 21)
1351 #define PIO_LSR_P22 (0x1u << 22)
1352 #define PIO_LSR_P23 (0x1u << 23)
1353 #define PIO_LSR_P24 (0x1u << 24)
1354 #define PIO_LSR_P25 (0x1u << 25)
1355 #define PIO_LSR_P26 (0x1u << 26)
1356 #define PIO_LSR_P27 (0x1u << 27)
1357 #define PIO_LSR_P28 (0x1u << 28)
1358 #define PIO_LSR_P29 (0x1u << 29)
1359 #define PIO_LSR_P30 (0x1u << 30)
1360 #define PIO_LSR_P31 (0x1u << 31)
1361 /* -------- PIO_ELSR : (PIO Offset: 0x00C8) Edge/Level Status Register -------- */
1362 #define PIO_ELSR_P0 (0x1u << 0)
1363 #define PIO_ELSR_P1 (0x1u << 1)
1364 #define PIO_ELSR_P2 (0x1u << 2)
1365 #define PIO_ELSR_P3 (0x1u << 3)
1366 #define PIO_ELSR_P4 (0x1u << 4)
1367 #define PIO_ELSR_P5 (0x1u << 5)
1368 #define PIO_ELSR_P6 (0x1u << 6)
1369 #define PIO_ELSR_P7 (0x1u << 7)
1370 #define PIO_ELSR_P8 (0x1u << 8)
1371 #define PIO_ELSR_P9 (0x1u << 9)
1372 #define PIO_ELSR_P10 (0x1u << 10)
1373 #define PIO_ELSR_P11 (0x1u << 11)
1374 #define PIO_ELSR_P12 (0x1u << 12)
1375 #define PIO_ELSR_P13 (0x1u << 13)
1376 #define PIO_ELSR_P14 (0x1u << 14)
1377 #define PIO_ELSR_P15 (0x1u << 15)
1378 #define PIO_ELSR_P16 (0x1u << 16)
1379 #define PIO_ELSR_P17 (0x1u << 17)
1380 #define PIO_ELSR_P18 (0x1u << 18)
1381 #define PIO_ELSR_P19 (0x1u << 19)
1382 #define PIO_ELSR_P20 (0x1u << 20)
1383 #define PIO_ELSR_P21 (0x1u << 21)
1384 #define PIO_ELSR_P22 (0x1u << 22)
1385 #define PIO_ELSR_P23 (0x1u << 23)
1386 #define PIO_ELSR_P24 (0x1u << 24)
1387 #define PIO_ELSR_P25 (0x1u << 25)
1388 #define PIO_ELSR_P26 (0x1u << 26)
1389 #define PIO_ELSR_P27 (0x1u << 27)
1390 #define PIO_ELSR_P28 (0x1u << 28)
1391 #define PIO_ELSR_P29 (0x1u << 29)
1392 #define PIO_ELSR_P30 (0x1u << 30)
1393 #define PIO_ELSR_P31 (0x1u << 31)
1394 /* -------- PIO_FELLSR : (PIO Offset: 0x00D0) Falling Edge/Low Level Select Register -------- */
1395 #define PIO_FELLSR_P0 (0x1u << 0)
1396 #define PIO_FELLSR_P1 (0x1u << 1)
1397 #define PIO_FELLSR_P2 (0x1u << 2)
1398 #define PIO_FELLSR_P3 (0x1u << 3)
1399 #define PIO_FELLSR_P4 (0x1u << 4)
1400 #define PIO_FELLSR_P5 (0x1u << 5)
1401 #define PIO_FELLSR_P6 (0x1u << 6)
1402 #define PIO_FELLSR_P7 (0x1u << 7)
1403 #define PIO_FELLSR_P8 (0x1u << 8)
1404 #define PIO_FELLSR_P9 (0x1u << 9)
1405 #define PIO_FELLSR_P10 (0x1u << 10)
1406 #define PIO_FELLSR_P11 (0x1u << 11)
1407 #define PIO_FELLSR_P12 (0x1u << 12)
1408 #define PIO_FELLSR_P13 (0x1u << 13)
1409 #define PIO_FELLSR_P14 (0x1u << 14)
1410 #define PIO_FELLSR_P15 (0x1u << 15)
1411 #define PIO_FELLSR_P16 (0x1u << 16)
1412 #define PIO_FELLSR_P17 (0x1u << 17)
1413 #define PIO_FELLSR_P18 (0x1u << 18)
1414 #define PIO_FELLSR_P19 (0x1u << 19)
1415 #define PIO_FELLSR_P20 (0x1u << 20)
1416 #define PIO_FELLSR_P21 (0x1u << 21)
1417 #define PIO_FELLSR_P22 (0x1u << 22)
1418 #define PIO_FELLSR_P23 (0x1u << 23)
1419 #define PIO_FELLSR_P24 (0x1u << 24)
1420 #define PIO_FELLSR_P25 (0x1u << 25)
1421 #define PIO_FELLSR_P26 (0x1u << 26)
1422 #define PIO_FELLSR_P27 (0x1u << 27)
1423 #define PIO_FELLSR_P28 (0x1u << 28)
1424 #define PIO_FELLSR_P29 (0x1u << 29)
1425 #define PIO_FELLSR_P30 (0x1u << 30)
1426 #define PIO_FELLSR_P31 (0x1u << 31)
1427 /* -------- PIO_REHLSR : (PIO Offset: 0x00D4) Rising Edge/ High Level Select Register -------- */
1428 #define PIO_REHLSR_P0 (0x1u << 0)
1429 #define PIO_REHLSR_P1 (0x1u << 1)
1430 #define PIO_REHLSR_P2 (0x1u << 2)
1431 #define PIO_REHLSR_P3 (0x1u << 3)
1432 #define PIO_REHLSR_P4 (0x1u << 4)
1433 #define PIO_REHLSR_P5 (0x1u << 5)
1434 #define PIO_REHLSR_P6 (0x1u << 6)
1435 #define PIO_REHLSR_P7 (0x1u << 7)
1436 #define PIO_REHLSR_P8 (0x1u << 8)
1437 #define PIO_REHLSR_P9 (0x1u << 9)
1438 #define PIO_REHLSR_P10 (0x1u << 10)
1439 #define PIO_REHLSR_P11 (0x1u << 11)
1440 #define PIO_REHLSR_P12 (0x1u << 12)
1441 #define PIO_REHLSR_P13 (0x1u << 13)
1442 #define PIO_REHLSR_P14 (0x1u << 14)
1443 #define PIO_REHLSR_P15 (0x1u << 15)
1444 #define PIO_REHLSR_P16 (0x1u << 16)
1445 #define PIO_REHLSR_P17 (0x1u << 17)
1446 #define PIO_REHLSR_P18 (0x1u << 18)
1447 #define PIO_REHLSR_P19 (0x1u << 19)
1448 #define PIO_REHLSR_P20 (0x1u << 20)
1449 #define PIO_REHLSR_P21 (0x1u << 21)
1450 #define PIO_REHLSR_P22 (0x1u << 22)
1451 #define PIO_REHLSR_P23 (0x1u << 23)
1452 #define PIO_REHLSR_P24 (0x1u << 24)
1453 #define PIO_REHLSR_P25 (0x1u << 25)
1454 #define PIO_REHLSR_P26 (0x1u << 26)
1455 #define PIO_REHLSR_P27 (0x1u << 27)
1456 #define PIO_REHLSR_P28 (0x1u << 28)
1457 #define PIO_REHLSR_P29 (0x1u << 29)
1458 #define PIO_REHLSR_P30 (0x1u << 30)
1459 #define PIO_REHLSR_P31 (0x1u << 31)
1460 /* -------- PIO_FRLHSR : (PIO Offset: 0x00D8) Fall/Rise - Low/High Status Register -------- */
1461 #define PIO_FRLHSR_P0 (0x1u << 0)
1462 #define PIO_FRLHSR_P1 (0x1u << 1)
1463 #define PIO_FRLHSR_P2 (0x1u << 2)
1464 #define PIO_FRLHSR_P3 (0x1u << 3)
1465 #define PIO_FRLHSR_P4 (0x1u << 4)
1466 #define PIO_FRLHSR_P5 (0x1u << 5)
1467 #define PIO_FRLHSR_P6 (0x1u << 6)
1468 #define PIO_FRLHSR_P7 (0x1u << 7)
1469 #define PIO_FRLHSR_P8 (0x1u << 8)
1470 #define PIO_FRLHSR_P9 (0x1u << 9)
1471 #define PIO_FRLHSR_P10 (0x1u << 10)
1472 #define PIO_FRLHSR_P11 (0x1u << 11)
1473 #define PIO_FRLHSR_P12 (0x1u << 12)
1474 #define PIO_FRLHSR_P13 (0x1u << 13)
1475 #define PIO_FRLHSR_P14 (0x1u << 14)
1476 #define PIO_FRLHSR_P15 (0x1u << 15)
1477 #define PIO_FRLHSR_P16 (0x1u << 16)
1478 #define PIO_FRLHSR_P17 (0x1u << 17)
1479 #define PIO_FRLHSR_P18 (0x1u << 18)
1480 #define PIO_FRLHSR_P19 (0x1u << 19)
1481 #define PIO_FRLHSR_P20 (0x1u << 20)
1482 #define PIO_FRLHSR_P21 (0x1u << 21)
1483 #define PIO_FRLHSR_P22 (0x1u << 22)
1484 #define PIO_FRLHSR_P23 (0x1u << 23)
1485 #define PIO_FRLHSR_P24 (0x1u << 24)
1486 #define PIO_FRLHSR_P25 (0x1u << 25)
1487 #define PIO_FRLHSR_P26 (0x1u << 26)
1488 #define PIO_FRLHSR_P27 (0x1u << 27)
1489 #define PIO_FRLHSR_P28 (0x1u << 28)
1490 #define PIO_FRLHSR_P29 (0x1u << 29)
1491 #define PIO_FRLHSR_P30 (0x1u << 30)
1492 #define PIO_FRLHSR_P31 (0x1u << 31)
1493 /* -------- PIO_LOCKSR : (PIO Offset: 0x00E0) Lock Status -------- */
1494 #define PIO_LOCKSR_P0 (0x1u << 0)
1495 #define PIO_LOCKSR_P1 (0x1u << 1)
1496 #define PIO_LOCKSR_P2 (0x1u << 2)
1497 #define PIO_LOCKSR_P3 (0x1u << 3)
1498 #define PIO_LOCKSR_P4 (0x1u << 4)
1499 #define PIO_LOCKSR_P5 (0x1u << 5)
1500 #define PIO_LOCKSR_P6 (0x1u << 6)
1501 #define PIO_LOCKSR_P7 (0x1u << 7)
1502 #define PIO_LOCKSR_P8 (0x1u << 8)
1503 #define PIO_LOCKSR_P9 (0x1u << 9)
1504 #define PIO_LOCKSR_P10 (0x1u << 10)
1505 #define PIO_LOCKSR_P11 (0x1u << 11)
1506 #define PIO_LOCKSR_P12 (0x1u << 12)
1507 #define PIO_LOCKSR_P13 (0x1u << 13)
1508 #define PIO_LOCKSR_P14 (0x1u << 14)
1509 #define PIO_LOCKSR_P15 (0x1u << 15)
1510 #define PIO_LOCKSR_P16 (0x1u << 16)
1511 #define PIO_LOCKSR_P17 (0x1u << 17)
1512 #define PIO_LOCKSR_P18 (0x1u << 18)
1513 #define PIO_LOCKSR_P19 (0x1u << 19)
1514 #define PIO_LOCKSR_P20 (0x1u << 20)
1515 #define PIO_LOCKSR_P21 (0x1u << 21)
1516 #define PIO_LOCKSR_P22 (0x1u << 22)
1517 #define PIO_LOCKSR_P23 (0x1u << 23)
1518 #define PIO_LOCKSR_P24 (0x1u << 24)
1519 #define PIO_LOCKSR_P25 (0x1u << 25)
1520 #define PIO_LOCKSR_P26 (0x1u << 26)
1521 #define PIO_LOCKSR_P27 (0x1u << 27)
1522 #define PIO_LOCKSR_P28 (0x1u << 28)
1523 #define PIO_LOCKSR_P29 (0x1u << 29)
1524 #define PIO_LOCKSR_P30 (0x1u << 30)
1525 #define PIO_LOCKSR_P31 (0x1u << 31)
1526 /* -------- PIO_WPMR : (PIO Offset: 0x00E4) Write Protect Mode Register -------- */
1527 #define PIO_WPMR_WPEN (0x1u << 0)
1528 #define PIO_WPMR_WPKEY_Pos 8
1529 #define PIO_WPMR_WPKEY_Msk (0xffffffu << PIO_WPMR_WPKEY_Pos)
1530 #define PIO_WPMR_WPKEY(value) ((PIO_WPMR_WPKEY_Msk & ((value) << PIO_WPMR_WPKEY_Pos)))
1531 /* -------- PIO_WPSR : (PIO Offset: 0x00E8) Write Protect Status Register -------- */
1532 #define PIO_WPSR_WPVS (0x1u << 0)
1533 #define PIO_WPSR_WPVSRC_Pos 8
1534 #define PIO_WPSR_WPVSRC_Msk (0xffffu << PIO_WPSR_WPVSRC_Pos)
1535 /* -------- PIO_SCHMITT : (PIO Offset: 0x0100) Schmitt Trigger Register -------- */
1536 #define PIO_SCHMITT_SCHMITT0 (0x1u << 0)
1537 #define PIO_SCHMITT_SCHMITT1 (0x1u << 1)
1538 #define PIO_SCHMITT_SCHMITT2 (0x1u << 2)
1539 #define PIO_SCHMITT_SCHMITT3 (0x1u << 3)
1540 #define PIO_SCHMITT_SCHMITT4 (0x1u << 4)
1541 #define PIO_SCHMITT_SCHMITT5 (0x1u << 5)
1542 #define PIO_SCHMITT_SCHMITT6 (0x1u << 6)
1543 #define PIO_SCHMITT_SCHMITT7 (0x1u << 7)
1544 #define PIO_SCHMITT_SCHMITT8 (0x1u << 8)
1545 #define PIO_SCHMITT_SCHMITT9 (0x1u << 9)
1546 #define PIO_SCHMITT_SCHMITT10 (0x1u << 10)
1547 #define PIO_SCHMITT_SCHMITT11 (0x1u << 11)
1548 #define PIO_SCHMITT_SCHMITT12 (0x1u << 12)
1549 #define PIO_SCHMITT_SCHMITT13 (0x1u << 13)
1550 #define PIO_SCHMITT_SCHMITT14 (0x1u << 14)
1551 #define PIO_SCHMITT_SCHMITT15 (0x1u << 15)
1552 #define PIO_SCHMITT_SCHMITT16 (0x1u << 16)
1553 #define PIO_SCHMITT_SCHMITT17 (0x1u << 17)
1554 #define PIO_SCHMITT_SCHMITT18 (0x1u << 18)
1555 #define PIO_SCHMITT_SCHMITT19 (0x1u << 19)
1556 #define PIO_SCHMITT_SCHMITT20 (0x1u << 20)
1557 #define PIO_SCHMITT_SCHMITT21 (0x1u << 21)
1558 #define PIO_SCHMITT_SCHMITT22 (0x1u << 22)
1559 #define PIO_SCHMITT_SCHMITT23 (0x1u << 23)
1560 #define PIO_SCHMITT_SCHMITT24 (0x1u << 24)
1561 #define PIO_SCHMITT_SCHMITT25 (0x1u << 25)
1562 #define PIO_SCHMITT_SCHMITT26 (0x1u << 26)
1563 #define PIO_SCHMITT_SCHMITT27 (0x1u << 27)
1564 #define PIO_SCHMITT_SCHMITT28 (0x1u << 28)
1565 #define PIO_SCHMITT_SCHMITT29 (0x1u << 29)
1566 #define PIO_SCHMITT_SCHMITT30 (0x1u << 30)
1567 #define PIO_SCHMITT_SCHMITT31 (0x1u << 31)
1570 
1571 
1572 #endif /* _SAM3N_PIO_COMPONENT_ */
WoReg PIO_OER
(Pio Offset: 0x0010) Output Enable Register
Definition: component_pio.h:46
WoReg PIO_OWDR
(Pio Offset: 0x00A4) Output Write Disable
Definition: component_pio.h:81
RoReg PIO_IFSR
(Pio Offset: 0x0028) Glitch Input Filter Status Register
Definition: component_pio.h:52
RwReg PIO_SCHMITT
(Pio Offset: 0x0100) Schmitt Trigger Register
Definition: component_pio.h:100
RoReg PIO_ISR
(Pio Offset: 0x004C) Interrupt Status Register
Definition: component_pio.h:61
WoReg PIO_SODR
(Pio Offset: 0x0030) Set Output Data Register
Definition: component_pio.h:54
Pio hardware registers.
Definition: component_pio.h:41
WoReg PIO_PUDR
(Pio Offset: 0x0060) Pull-up Disable Register
Definition: component_pio.h:66
WoReg PIO_MDER
(Pio Offset: 0x0050) Multi-driver Enable Register
Definition: component_pio.h:62
volatile uint32_t RwReg
Definition: sam3n00a.h:54
WoReg PIO_IFER
(Pio Offset: 0x0020) Glitch Input Filter Enable Register
Definition: component_pio.h:50
WoReg PIO_PPDDR
(Pio Offset: 0x0090) Pad Pull-down Disable Register
Definition: component_pio.h:76
WoReg PIO_PER
(Pio Offset: 0x0000) PIO Enable Register
Definition: component_pio.h:42
WoReg PIO_PDR
(Pio Offset: 0x0004) PIO Disable Register
Definition: component_pio.h:43
WoReg PIO_IER
(Pio Offset: 0x0040) Interrupt Enable Register
Definition: component_pio.h:58
RoReg PIO_PPDSR
(Pio Offset: 0x0098) Pad Pull-down Status Register
Definition: component_pio.h:78
WoReg PIO_OWER
(Pio Offset: 0x00A0) Output Write Enable
Definition: component_pio.h:80
volatile uint32_t WoReg
Definition: sam3n00a.h:53
RoReg PIO_PDSR
(Pio Offset: 0x003C) Pin Data Status Register
Definition: component_pio.h:57
WoReg PIO_PPDER
(Pio Offset: 0x0094) Pad Pull-down Enable Register
Definition: component_pio.h:77
RoReg PIO_PUSR
(Pio Offset: 0x0068) Pad Pull-up Status Register
Definition: component_pio.h:68
WoReg PIO_AIMER
(Pio Offset: 0x00B0) Additional Interrupt Modes Enable Register
Definition: component_pio.h:84
WoReg PIO_PUER
(Pio Offset: 0x0064) Pull-up Enable Register
Definition: component_pio.h:67
WoReg PIO_IFSCDR
(Pio Offset: 0x0080) Input Filter Slow Clock Disable Register
Definition: component_pio.h:72
WoReg PIO_ESR
(Pio Offset: 0x00C0) Edge Select Register
Definition: component_pio.h:88
WoReg PIO_IDR
(Pio Offset: 0x0044) Interrupt Disable Register
Definition: component_pio.h:59
RoReg PIO_OWSR
(Pio Offset: 0x00A8) Output Write Status Register
Definition: component_pio.h:82
RoReg PIO_OSR
(Pio Offset: 0x0018) Output Status Register
Definition: component_pio.h:48
RoReg PIO_IFSCSR
(Pio Offset: 0x0088) Input Filter Slow Clock Status Register
Definition: component_pio.h:74
WoReg PIO_AIMDR
(Pio Offset: 0x00B4) Additional Interrupt Modes Disables Register
Definition: component_pio.h:85
WoReg PIO_CODR
(Pio Offset: 0x0034) Clear Output Data Register
Definition: component_pio.h:55
RoReg PIO_PSR
(Pio Offset: 0x0008) PIO Status Register
Definition: component_pio.h:44
RoReg PIO_ELSR
(Pio Offset: 0x00C8) Edge/Level Status Register
Definition: component_pio.h:90
RoReg PIO_WPSR
(Pio Offset: 0x00E8) Write Protect Status Register
Definition: component_pio.h:98
WoReg PIO_LSR
(Pio Offset: 0x00C4) Level Select Register
Definition: component_pio.h:89
RoReg PIO_MDSR
(Pio Offset: 0x0058) Multi-driver Status Register
Definition: component_pio.h:64
WoReg PIO_FELLSR
(Pio Offset: 0x00D0) Falling Edge/Low Level Select Register
Definition: component_pio.h:92
WoReg PIO_MDDR
(Pio Offset: 0x0054) Multi-driver Disable Register
Definition: component_pio.h:63
WoReg PIO_REHLSR
(Pio Offset: 0x00D4) Rising Edge/ High Level Select Register
Definition: component_pio.h:93
RoReg PIO_IMR
(Pio Offset: 0x0048) Interrupt Mask Register
Definition: component_pio.h:60
volatile const uint32_t RoReg
Definition: sam3n00a.h:49
RwReg PIO_SCDR
(Pio Offset: 0x008C) Slow Clock Divider Debouncing Register
Definition: component_pio.h:75
RoReg PIO_AIMMR
(Pio Offset: 0x00B8) Additional Interrupt Modes Mask Register
Definition: component_pio.h:86
WoReg PIO_IFDR
(Pio Offset: 0x0024) Glitch Input Filter Disable Register
Definition: component_pio.h:51
WoReg PIO_ODR
(Pio Offset: 0x0014) Output Disable Register
Definition: component_pio.h:47
RwReg PIO_WPMR
(Pio Offset: 0x00E4) Write Protect Mode Register
Definition: component_pio.h:97
WoReg PIO_IFSCER
(Pio Offset: 0x0084) Input Filter Slow Clock Enable Register
Definition: component_pio.h:73
RoReg PIO_LOCKSR
(Pio Offset: 0x00E0) Lock Status
Definition: component_pio.h:96
RwReg PIO_ODSR
(Pio Offset: 0x0038) Output Data Status Register
Definition: component_pio.h:56
RoReg PIO_FRLHSR
(Pio Offset: 0x00D8) Fall/Rise - Low/High Status Register
Definition: component_pio.h:94