Robobo
component_pio.h
1 /* ----------------------------------------------------------------------------
2  * SAM Software Package License
3  * ----------------------------------------------------------------------------
4  * Copyright (c) 2012, Atmel Corporation
5  *
6  * All rights reserved.
7  *
8  * Redistribution and use in source and binary forms, with or without
9  * modification, are permitted provided that the following condition is met:
10  *
11  * - Redistributions of source code must retain the above copyright notice,
12  * this list of conditions and the disclaimer below.
13  *
14  * Atmel's name may not be used to endorse or promote products derived from
15  * this software without specific prior written permission.
16  *
17  * DISCLAIMER: THIS SOFTWARE IS PROVIDED BY ATMEL "AS IS" AND ANY EXPRESS OR
18  * IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES OF
19  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT ARE
20  * DISCLAIMED. IN NO EVENT SHALL ATMEL BE LIABLE FOR ANY DIRECT, INDIRECT,
21  * INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
22  * LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA,
23  * OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
24  * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
25  * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE,
26  * EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
27  * ----------------------------------------------------------------------------
28  */
29 
30 #ifndef _SAM3U_PIO_COMPONENT_
31 #define _SAM3U_PIO_COMPONENT_
32 
33 /* ============================================================================= */
35 /* ============================================================================= */
38 
39 #if !(defined(__ASSEMBLY__) || defined(__IAR_SYSTEMS_ASM__))
40 
41 typedef struct {
42  WoReg PIO_PER;
43  WoReg PIO_PDR;
44  RoReg PIO_PSR;
45  RoReg Reserved1[1];
46  WoReg PIO_OER;
47  WoReg PIO_ODR;
48  RoReg PIO_OSR;
49  RoReg Reserved2[1];
50  WoReg PIO_IFER;
51  WoReg PIO_IFDR;
52  RoReg PIO_IFSR;
53  RoReg Reserved3[1];
54  WoReg PIO_SODR;
55  WoReg PIO_CODR;
56  RwReg PIO_ODSR;
57  RoReg PIO_PDSR;
58  WoReg PIO_IER;
59  WoReg PIO_IDR;
60  RoReg PIO_IMR;
61  RoReg PIO_ISR;
62  WoReg PIO_MDER;
63  WoReg PIO_MDDR;
64  RoReg PIO_MDSR;
65  RoReg Reserved4[1];
66  WoReg PIO_PUDR;
67  WoReg PIO_PUER;
68  RoReg PIO_PUSR;
69  RoReg Reserved5[1];
71  RoReg Reserved6[3];
75  RwReg PIO_SCDR;
76  RoReg Reserved7[4];
77  WoReg PIO_OWER;
78  WoReg PIO_OWDR;
79  RoReg PIO_OWSR;
80  RoReg Reserved8[1];
81  WoReg PIO_AIMER;
82  WoReg PIO_AIMDR;
83  RoReg PIO_AIMMR;
84  RoReg Reserved9[1];
85  WoReg PIO_ESR;
86  WoReg PIO_LSR;
87  RoReg PIO_ELSR;
88  RoReg Reserved10[1];
89  WoReg PIO_FELLSR;
90  WoReg PIO_REHLSR;
91  RoReg PIO_FRLHSR;
92  RoReg Reserved11[1];
93  RoReg PIO_LOCKSR;
94  RwReg PIO_WPMR;
95  RoReg PIO_WPSR;
96 } Pio;
97 #endif /* !(defined(__ASSEMBLY__) || defined(__IAR_SYSTEMS_ASM__)) */
98 /* -------- PIO_PER : (PIO Offset: 0x0000) PIO Enable Register -------- */
99 #define PIO_PER_P0 (0x1u << 0)
100 #define PIO_PER_P1 (0x1u << 1)
101 #define PIO_PER_P2 (0x1u << 2)
102 #define PIO_PER_P3 (0x1u << 3)
103 #define PIO_PER_P4 (0x1u << 4)
104 #define PIO_PER_P5 (0x1u << 5)
105 #define PIO_PER_P6 (0x1u << 6)
106 #define PIO_PER_P7 (0x1u << 7)
107 #define PIO_PER_P8 (0x1u << 8)
108 #define PIO_PER_P9 (0x1u << 9)
109 #define PIO_PER_P10 (0x1u << 10)
110 #define PIO_PER_P11 (0x1u << 11)
111 #define PIO_PER_P12 (0x1u << 12)
112 #define PIO_PER_P13 (0x1u << 13)
113 #define PIO_PER_P14 (0x1u << 14)
114 #define PIO_PER_P15 (0x1u << 15)
115 #define PIO_PER_P16 (0x1u << 16)
116 #define PIO_PER_P17 (0x1u << 17)
117 #define PIO_PER_P18 (0x1u << 18)
118 #define PIO_PER_P19 (0x1u << 19)
119 #define PIO_PER_P20 (0x1u << 20)
120 #define PIO_PER_P21 (0x1u << 21)
121 #define PIO_PER_P22 (0x1u << 22)
122 #define PIO_PER_P23 (0x1u << 23)
123 #define PIO_PER_P24 (0x1u << 24)
124 #define PIO_PER_P25 (0x1u << 25)
125 #define PIO_PER_P26 (0x1u << 26)
126 #define PIO_PER_P27 (0x1u << 27)
127 #define PIO_PER_P28 (0x1u << 28)
128 #define PIO_PER_P29 (0x1u << 29)
129 #define PIO_PER_P30 (0x1u << 30)
130 #define PIO_PER_P31 (0x1u << 31)
131 /* -------- PIO_PDR : (PIO Offset: 0x0004) PIO Disable Register -------- */
132 #define PIO_PDR_P0 (0x1u << 0)
133 #define PIO_PDR_P1 (0x1u << 1)
134 #define PIO_PDR_P2 (0x1u << 2)
135 #define PIO_PDR_P3 (0x1u << 3)
136 #define PIO_PDR_P4 (0x1u << 4)
137 #define PIO_PDR_P5 (0x1u << 5)
138 #define PIO_PDR_P6 (0x1u << 6)
139 #define PIO_PDR_P7 (0x1u << 7)
140 #define PIO_PDR_P8 (0x1u << 8)
141 #define PIO_PDR_P9 (0x1u << 9)
142 #define PIO_PDR_P10 (0x1u << 10)
143 #define PIO_PDR_P11 (0x1u << 11)
144 #define PIO_PDR_P12 (0x1u << 12)
145 #define PIO_PDR_P13 (0x1u << 13)
146 #define PIO_PDR_P14 (0x1u << 14)
147 #define PIO_PDR_P15 (0x1u << 15)
148 #define PIO_PDR_P16 (0x1u << 16)
149 #define PIO_PDR_P17 (0x1u << 17)
150 #define PIO_PDR_P18 (0x1u << 18)
151 #define PIO_PDR_P19 (0x1u << 19)
152 #define PIO_PDR_P20 (0x1u << 20)
153 #define PIO_PDR_P21 (0x1u << 21)
154 #define PIO_PDR_P22 (0x1u << 22)
155 #define PIO_PDR_P23 (0x1u << 23)
156 #define PIO_PDR_P24 (0x1u << 24)
157 #define PIO_PDR_P25 (0x1u << 25)
158 #define PIO_PDR_P26 (0x1u << 26)
159 #define PIO_PDR_P27 (0x1u << 27)
160 #define PIO_PDR_P28 (0x1u << 28)
161 #define PIO_PDR_P29 (0x1u << 29)
162 #define PIO_PDR_P30 (0x1u << 30)
163 #define PIO_PDR_P31 (0x1u << 31)
164 /* -------- PIO_PSR : (PIO Offset: 0x0008) PIO Status Register -------- */
165 #define PIO_PSR_P0 (0x1u << 0)
166 #define PIO_PSR_P1 (0x1u << 1)
167 #define PIO_PSR_P2 (0x1u << 2)
168 #define PIO_PSR_P3 (0x1u << 3)
169 #define PIO_PSR_P4 (0x1u << 4)
170 #define PIO_PSR_P5 (0x1u << 5)
171 #define PIO_PSR_P6 (0x1u << 6)
172 #define PIO_PSR_P7 (0x1u << 7)
173 #define PIO_PSR_P8 (0x1u << 8)
174 #define PIO_PSR_P9 (0x1u << 9)
175 #define PIO_PSR_P10 (0x1u << 10)
176 #define PIO_PSR_P11 (0x1u << 11)
177 #define PIO_PSR_P12 (0x1u << 12)
178 #define PIO_PSR_P13 (0x1u << 13)
179 #define PIO_PSR_P14 (0x1u << 14)
180 #define PIO_PSR_P15 (0x1u << 15)
181 #define PIO_PSR_P16 (0x1u << 16)
182 #define PIO_PSR_P17 (0x1u << 17)
183 #define PIO_PSR_P18 (0x1u << 18)
184 #define PIO_PSR_P19 (0x1u << 19)
185 #define PIO_PSR_P20 (0x1u << 20)
186 #define PIO_PSR_P21 (0x1u << 21)
187 #define PIO_PSR_P22 (0x1u << 22)
188 #define PIO_PSR_P23 (0x1u << 23)
189 #define PIO_PSR_P24 (0x1u << 24)
190 #define PIO_PSR_P25 (0x1u << 25)
191 #define PIO_PSR_P26 (0x1u << 26)
192 #define PIO_PSR_P27 (0x1u << 27)
193 #define PIO_PSR_P28 (0x1u << 28)
194 #define PIO_PSR_P29 (0x1u << 29)
195 #define PIO_PSR_P30 (0x1u << 30)
196 #define PIO_PSR_P31 (0x1u << 31)
197 /* -------- PIO_OER : (PIO Offset: 0x0010) Output Enable Register -------- */
198 #define PIO_OER_P0 (0x1u << 0)
199 #define PIO_OER_P1 (0x1u << 1)
200 #define PIO_OER_P2 (0x1u << 2)
201 #define PIO_OER_P3 (0x1u << 3)
202 #define PIO_OER_P4 (0x1u << 4)
203 #define PIO_OER_P5 (0x1u << 5)
204 #define PIO_OER_P6 (0x1u << 6)
205 #define PIO_OER_P7 (0x1u << 7)
206 #define PIO_OER_P8 (0x1u << 8)
207 #define PIO_OER_P9 (0x1u << 9)
208 #define PIO_OER_P10 (0x1u << 10)
209 #define PIO_OER_P11 (0x1u << 11)
210 #define PIO_OER_P12 (0x1u << 12)
211 #define PIO_OER_P13 (0x1u << 13)
212 #define PIO_OER_P14 (0x1u << 14)
213 #define PIO_OER_P15 (0x1u << 15)
214 #define PIO_OER_P16 (0x1u << 16)
215 #define PIO_OER_P17 (0x1u << 17)
216 #define PIO_OER_P18 (0x1u << 18)
217 #define PIO_OER_P19 (0x1u << 19)
218 #define PIO_OER_P20 (0x1u << 20)
219 #define PIO_OER_P21 (0x1u << 21)
220 #define PIO_OER_P22 (0x1u << 22)
221 #define PIO_OER_P23 (0x1u << 23)
222 #define PIO_OER_P24 (0x1u << 24)
223 #define PIO_OER_P25 (0x1u << 25)
224 #define PIO_OER_P26 (0x1u << 26)
225 #define PIO_OER_P27 (0x1u << 27)
226 #define PIO_OER_P28 (0x1u << 28)
227 #define PIO_OER_P29 (0x1u << 29)
228 #define PIO_OER_P30 (0x1u << 30)
229 #define PIO_OER_P31 (0x1u << 31)
230 /* -------- PIO_ODR : (PIO Offset: 0x0014) Output Disable Register -------- */
231 #define PIO_ODR_P0 (0x1u << 0)
232 #define PIO_ODR_P1 (0x1u << 1)
233 #define PIO_ODR_P2 (0x1u << 2)
234 #define PIO_ODR_P3 (0x1u << 3)
235 #define PIO_ODR_P4 (0x1u << 4)
236 #define PIO_ODR_P5 (0x1u << 5)
237 #define PIO_ODR_P6 (0x1u << 6)
238 #define PIO_ODR_P7 (0x1u << 7)
239 #define PIO_ODR_P8 (0x1u << 8)
240 #define PIO_ODR_P9 (0x1u << 9)
241 #define PIO_ODR_P10 (0x1u << 10)
242 #define PIO_ODR_P11 (0x1u << 11)
243 #define PIO_ODR_P12 (0x1u << 12)
244 #define PIO_ODR_P13 (0x1u << 13)
245 #define PIO_ODR_P14 (0x1u << 14)
246 #define PIO_ODR_P15 (0x1u << 15)
247 #define PIO_ODR_P16 (0x1u << 16)
248 #define PIO_ODR_P17 (0x1u << 17)
249 #define PIO_ODR_P18 (0x1u << 18)
250 #define PIO_ODR_P19 (0x1u << 19)
251 #define PIO_ODR_P20 (0x1u << 20)
252 #define PIO_ODR_P21 (0x1u << 21)
253 #define PIO_ODR_P22 (0x1u << 22)
254 #define PIO_ODR_P23 (0x1u << 23)
255 #define PIO_ODR_P24 (0x1u << 24)
256 #define PIO_ODR_P25 (0x1u << 25)
257 #define PIO_ODR_P26 (0x1u << 26)
258 #define PIO_ODR_P27 (0x1u << 27)
259 #define PIO_ODR_P28 (0x1u << 28)
260 #define PIO_ODR_P29 (0x1u << 29)
261 #define PIO_ODR_P30 (0x1u << 30)
262 #define PIO_ODR_P31 (0x1u << 31)
263 /* -------- PIO_OSR : (PIO Offset: 0x0018) Output Status Register -------- */
264 #define PIO_OSR_P0 (0x1u << 0)
265 #define PIO_OSR_P1 (0x1u << 1)
266 #define PIO_OSR_P2 (0x1u << 2)
267 #define PIO_OSR_P3 (0x1u << 3)
268 #define PIO_OSR_P4 (0x1u << 4)
269 #define PIO_OSR_P5 (0x1u << 5)
270 #define PIO_OSR_P6 (0x1u << 6)
271 #define PIO_OSR_P7 (0x1u << 7)
272 #define PIO_OSR_P8 (0x1u << 8)
273 #define PIO_OSR_P9 (0x1u << 9)
274 #define PIO_OSR_P10 (0x1u << 10)
275 #define PIO_OSR_P11 (0x1u << 11)
276 #define PIO_OSR_P12 (0x1u << 12)
277 #define PIO_OSR_P13 (0x1u << 13)
278 #define PIO_OSR_P14 (0x1u << 14)
279 #define PIO_OSR_P15 (0x1u << 15)
280 #define PIO_OSR_P16 (0x1u << 16)
281 #define PIO_OSR_P17 (0x1u << 17)
282 #define PIO_OSR_P18 (0x1u << 18)
283 #define PIO_OSR_P19 (0x1u << 19)
284 #define PIO_OSR_P20 (0x1u << 20)
285 #define PIO_OSR_P21 (0x1u << 21)
286 #define PIO_OSR_P22 (0x1u << 22)
287 #define PIO_OSR_P23 (0x1u << 23)
288 #define PIO_OSR_P24 (0x1u << 24)
289 #define PIO_OSR_P25 (0x1u << 25)
290 #define PIO_OSR_P26 (0x1u << 26)
291 #define PIO_OSR_P27 (0x1u << 27)
292 #define PIO_OSR_P28 (0x1u << 28)
293 #define PIO_OSR_P29 (0x1u << 29)
294 #define PIO_OSR_P30 (0x1u << 30)
295 #define PIO_OSR_P31 (0x1u << 31)
296 /* -------- PIO_IFER : (PIO Offset: 0x0020) Glitch Input Filter Enable Register -------- */
297 #define PIO_IFER_P0 (0x1u << 0)
298 #define PIO_IFER_P1 (0x1u << 1)
299 #define PIO_IFER_P2 (0x1u << 2)
300 #define PIO_IFER_P3 (0x1u << 3)
301 #define PIO_IFER_P4 (0x1u << 4)
302 #define PIO_IFER_P5 (0x1u << 5)
303 #define PIO_IFER_P6 (0x1u << 6)
304 #define PIO_IFER_P7 (0x1u << 7)
305 #define PIO_IFER_P8 (0x1u << 8)
306 #define PIO_IFER_P9 (0x1u << 9)
307 #define PIO_IFER_P10 (0x1u << 10)
308 #define PIO_IFER_P11 (0x1u << 11)
309 #define PIO_IFER_P12 (0x1u << 12)
310 #define PIO_IFER_P13 (0x1u << 13)
311 #define PIO_IFER_P14 (0x1u << 14)
312 #define PIO_IFER_P15 (0x1u << 15)
313 #define PIO_IFER_P16 (0x1u << 16)
314 #define PIO_IFER_P17 (0x1u << 17)
315 #define PIO_IFER_P18 (0x1u << 18)
316 #define PIO_IFER_P19 (0x1u << 19)
317 #define PIO_IFER_P20 (0x1u << 20)
318 #define PIO_IFER_P21 (0x1u << 21)
319 #define PIO_IFER_P22 (0x1u << 22)
320 #define PIO_IFER_P23 (0x1u << 23)
321 #define PIO_IFER_P24 (0x1u << 24)
322 #define PIO_IFER_P25 (0x1u << 25)
323 #define PIO_IFER_P26 (0x1u << 26)
324 #define PIO_IFER_P27 (0x1u << 27)
325 #define PIO_IFER_P28 (0x1u << 28)
326 #define PIO_IFER_P29 (0x1u << 29)
327 #define PIO_IFER_P30 (0x1u << 30)
328 #define PIO_IFER_P31 (0x1u << 31)
329 /* -------- PIO_IFDR : (PIO Offset: 0x0024) Glitch Input Filter Disable Register -------- */
330 #define PIO_IFDR_P0 (0x1u << 0)
331 #define PIO_IFDR_P1 (0x1u << 1)
332 #define PIO_IFDR_P2 (0x1u << 2)
333 #define PIO_IFDR_P3 (0x1u << 3)
334 #define PIO_IFDR_P4 (0x1u << 4)
335 #define PIO_IFDR_P5 (0x1u << 5)
336 #define PIO_IFDR_P6 (0x1u << 6)
337 #define PIO_IFDR_P7 (0x1u << 7)
338 #define PIO_IFDR_P8 (0x1u << 8)
339 #define PIO_IFDR_P9 (0x1u << 9)
340 #define PIO_IFDR_P10 (0x1u << 10)
341 #define PIO_IFDR_P11 (0x1u << 11)
342 #define PIO_IFDR_P12 (0x1u << 12)
343 #define PIO_IFDR_P13 (0x1u << 13)
344 #define PIO_IFDR_P14 (0x1u << 14)
345 #define PIO_IFDR_P15 (0x1u << 15)
346 #define PIO_IFDR_P16 (0x1u << 16)
347 #define PIO_IFDR_P17 (0x1u << 17)
348 #define PIO_IFDR_P18 (0x1u << 18)
349 #define PIO_IFDR_P19 (0x1u << 19)
350 #define PIO_IFDR_P20 (0x1u << 20)
351 #define PIO_IFDR_P21 (0x1u << 21)
352 #define PIO_IFDR_P22 (0x1u << 22)
353 #define PIO_IFDR_P23 (0x1u << 23)
354 #define PIO_IFDR_P24 (0x1u << 24)
355 #define PIO_IFDR_P25 (0x1u << 25)
356 #define PIO_IFDR_P26 (0x1u << 26)
357 #define PIO_IFDR_P27 (0x1u << 27)
358 #define PIO_IFDR_P28 (0x1u << 28)
359 #define PIO_IFDR_P29 (0x1u << 29)
360 #define PIO_IFDR_P30 (0x1u << 30)
361 #define PIO_IFDR_P31 (0x1u << 31)
362 /* -------- PIO_IFSR : (PIO Offset: 0x0028) Glitch Input Filter Status Register -------- */
363 #define PIO_IFSR_P0 (0x1u << 0)
364 #define PIO_IFSR_P1 (0x1u << 1)
365 #define PIO_IFSR_P2 (0x1u << 2)
366 #define PIO_IFSR_P3 (0x1u << 3)
367 #define PIO_IFSR_P4 (0x1u << 4)
368 #define PIO_IFSR_P5 (0x1u << 5)
369 #define PIO_IFSR_P6 (0x1u << 6)
370 #define PIO_IFSR_P7 (0x1u << 7)
371 #define PIO_IFSR_P8 (0x1u << 8)
372 #define PIO_IFSR_P9 (0x1u << 9)
373 #define PIO_IFSR_P10 (0x1u << 10)
374 #define PIO_IFSR_P11 (0x1u << 11)
375 #define PIO_IFSR_P12 (0x1u << 12)
376 #define PIO_IFSR_P13 (0x1u << 13)
377 #define PIO_IFSR_P14 (0x1u << 14)
378 #define PIO_IFSR_P15 (0x1u << 15)
379 #define PIO_IFSR_P16 (0x1u << 16)
380 #define PIO_IFSR_P17 (0x1u << 17)
381 #define PIO_IFSR_P18 (0x1u << 18)
382 #define PIO_IFSR_P19 (0x1u << 19)
383 #define PIO_IFSR_P20 (0x1u << 20)
384 #define PIO_IFSR_P21 (0x1u << 21)
385 #define PIO_IFSR_P22 (0x1u << 22)
386 #define PIO_IFSR_P23 (0x1u << 23)
387 #define PIO_IFSR_P24 (0x1u << 24)
388 #define PIO_IFSR_P25 (0x1u << 25)
389 #define PIO_IFSR_P26 (0x1u << 26)
390 #define PIO_IFSR_P27 (0x1u << 27)
391 #define PIO_IFSR_P28 (0x1u << 28)
392 #define PIO_IFSR_P29 (0x1u << 29)
393 #define PIO_IFSR_P30 (0x1u << 30)
394 #define PIO_IFSR_P31 (0x1u << 31)
395 /* -------- PIO_SODR : (PIO Offset: 0x0030) Set Output Data Register -------- */
396 #define PIO_SODR_P0 (0x1u << 0)
397 #define PIO_SODR_P1 (0x1u << 1)
398 #define PIO_SODR_P2 (0x1u << 2)
399 #define PIO_SODR_P3 (0x1u << 3)
400 #define PIO_SODR_P4 (0x1u << 4)
401 #define PIO_SODR_P5 (0x1u << 5)
402 #define PIO_SODR_P6 (0x1u << 6)
403 #define PIO_SODR_P7 (0x1u << 7)
404 #define PIO_SODR_P8 (0x1u << 8)
405 #define PIO_SODR_P9 (0x1u << 9)
406 #define PIO_SODR_P10 (0x1u << 10)
407 #define PIO_SODR_P11 (0x1u << 11)
408 #define PIO_SODR_P12 (0x1u << 12)
409 #define PIO_SODR_P13 (0x1u << 13)
410 #define PIO_SODR_P14 (0x1u << 14)
411 #define PIO_SODR_P15 (0x1u << 15)
412 #define PIO_SODR_P16 (0x1u << 16)
413 #define PIO_SODR_P17 (0x1u << 17)
414 #define PIO_SODR_P18 (0x1u << 18)
415 #define PIO_SODR_P19 (0x1u << 19)
416 #define PIO_SODR_P20 (0x1u << 20)
417 #define PIO_SODR_P21 (0x1u << 21)
418 #define PIO_SODR_P22 (0x1u << 22)
419 #define PIO_SODR_P23 (0x1u << 23)
420 #define PIO_SODR_P24 (0x1u << 24)
421 #define PIO_SODR_P25 (0x1u << 25)
422 #define PIO_SODR_P26 (0x1u << 26)
423 #define PIO_SODR_P27 (0x1u << 27)
424 #define PIO_SODR_P28 (0x1u << 28)
425 #define PIO_SODR_P29 (0x1u << 29)
426 #define PIO_SODR_P30 (0x1u << 30)
427 #define PIO_SODR_P31 (0x1u << 31)
428 /* -------- PIO_CODR : (PIO Offset: 0x0034) Clear Output Data Register -------- */
429 #define PIO_CODR_P0 (0x1u << 0)
430 #define PIO_CODR_P1 (0x1u << 1)
431 #define PIO_CODR_P2 (0x1u << 2)
432 #define PIO_CODR_P3 (0x1u << 3)
433 #define PIO_CODR_P4 (0x1u << 4)
434 #define PIO_CODR_P5 (0x1u << 5)
435 #define PIO_CODR_P6 (0x1u << 6)
436 #define PIO_CODR_P7 (0x1u << 7)
437 #define PIO_CODR_P8 (0x1u << 8)
438 #define PIO_CODR_P9 (0x1u << 9)
439 #define PIO_CODR_P10 (0x1u << 10)
440 #define PIO_CODR_P11 (0x1u << 11)
441 #define PIO_CODR_P12 (0x1u << 12)
442 #define PIO_CODR_P13 (0x1u << 13)
443 #define PIO_CODR_P14 (0x1u << 14)
444 #define PIO_CODR_P15 (0x1u << 15)
445 #define PIO_CODR_P16 (0x1u << 16)
446 #define PIO_CODR_P17 (0x1u << 17)
447 #define PIO_CODR_P18 (0x1u << 18)
448 #define PIO_CODR_P19 (0x1u << 19)
449 #define PIO_CODR_P20 (0x1u << 20)
450 #define PIO_CODR_P21 (0x1u << 21)
451 #define PIO_CODR_P22 (0x1u << 22)
452 #define PIO_CODR_P23 (0x1u << 23)
453 #define PIO_CODR_P24 (0x1u << 24)
454 #define PIO_CODR_P25 (0x1u << 25)
455 #define PIO_CODR_P26 (0x1u << 26)
456 #define PIO_CODR_P27 (0x1u << 27)
457 #define PIO_CODR_P28 (0x1u << 28)
458 #define PIO_CODR_P29 (0x1u << 29)
459 #define PIO_CODR_P30 (0x1u << 30)
460 #define PIO_CODR_P31 (0x1u << 31)
461 /* -------- PIO_ODSR : (PIO Offset: 0x0038) Output Data Status Register -------- */
462 #define PIO_ODSR_P0 (0x1u << 0)
463 #define PIO_ODSR_P1 (0x1u << 1)
464 #define PIO_ODSR_P2 (0x1u << 2)
465 #define PIO_ODSR_P3 (0x1u << 3)
466 #define PIO_ODSR_P4 (0x1u << 4)
467 #define PIO_ODSR_P5 (0x1u << 5)
468 #define PIO_ODSR_P6 (0x1u << 6)
469 #define PIO_ODSR_P7 (0x1u << 7)
470 #define PIO_ODSR_P8 (0x1u << 8)
471 #define PIO_ODSR_P9 (0x1u << 9)
472 #define PIO_ODSR_P10 (0x1u << 10)
473 #define PIO_ODSR_P11 (0x1u << 11)
474 #define PIO_ODSR_P12 (0x1u << 12)
475 #define PIO_ODSR_P13 (0x1u << 13)
476 #define PIO_ODSR_P14 (0x1u << 14)
477 #define PIO_ODSR_P15 (0x1u << 15)
478 #define PIO_ODSR_P16 (0x1u << 16)
479 #define PIO_ODSR_P17 (0x1u << 17)
480 #define PIO_ODSR_P18 (0x1u << 18)
481 #define PIO_ODSR_P19 (0x1u << 19)
482 #define PIO_ODSR_P20 (0x1u << 20)
483 #define PIO_ODSR_P21 (0x1u << 21)
484 #define PIO_ODSR_P22 (0x1u << 22)
485 #define PIO_ODSR_P23 (0x1u << 23)
486 #define PIO_ODSR_P24 (0x1u << 24)
487 #define PIO_ODSR_P25 (0x1u << 25)
488 #define PIO_ODSR_P26 (0x1u << 26)
489 #define PIO_ODSR_P27 (0x1u << 27)
490 #define PIO_ODSR_P28 (0x1u << 28)
491 #define PIO_ODSR_P29 (0x1u << 29)
492 #define PIO_ODSR_P30 (0x1u << 30)
493 #define PIO_ODSR_P31 (0x1u << 31)
494 /* -------- PIO_PDSR : (PIO Offset: 0x003C) Pin Data Status Register -------- */
495 #define PIO_PDSR_P0 (0x1u << 0)
496 #define PIO_PDSR_P1 (0x1u << 1)
497 #define PIO_PDSR_P2 (0x1u << 2)
498 #define PIO_PDSR_P3 (0x1u << 3)
499 #define PIO_PDSR_P4 (0x1u << 4)
500 #define PIO_PDSR_P5 (0x1u << 5)
501 #define PIO_PDSR_P6 (0x1u << 6)
502 #define PIO_PDSR_P7 (0x1u << 7)
503 #define PIO_PDSR_P8 (0x1u << 8)
504 #define PIO_PDSR_P9 (0x1u << 9)
505 #define PIO_PDSR_P10 (0x1u << 10)
506 #define PIO_PDSR_P11 (0x1u << 11)
507 #define PIO_PDSR_P12 (0x1u << 12)
508 #define PIO_PDSR_P13 (0x1u << 13)
509 #define PIO_PDSR_P14 (0x1u << 14)
510 #define PIO_PDSR_P15 (0x1u << 15)
511 #define PIO_PDSR_P16 (0x1u << 16)
512 #define PIO_PDSR_P17 (0x1u << 17)
513 #define PIO_PDSR_P18 (0x1u << 18)
514 #define PIO_PDSR_P19 (0x1u << 19)
515 #define PIO_PDSR_P20 (0x1u << 20)
516 #define PIO_PDSR_P21 (0x1u << 21)
517 #define PIO_PDSR_P22 (0x1u << 22)
518 #define PIO_PDSR_P23 (0x1u << 23)
519 #define PIO_PDSR_P24 (0x1u << 24)
520 #define PIO_PDSR_P25 (0x1u << 25)
521 #define PIO_PDSR_P26 (0x1u << 26)
522 #define PIO_PDSR_P27 (0x1u << 27)
523 #define PIO_PDSR_P28 (0x1u << 28)
524 #define PIO_PDSR_P29 (0x1u << 29)
525 #define PIO_PDSR_P30 (0x1u << 30)
526 #define PIO_PDSR_P31 (0x1u << 31)
527 /* -------- PIO_IER : (PIO Offset: 0x0040) Interrupt Enable Register -------- */
528 #define PIO_IER_P0 (0x1u << 0)
529 #define PIO_IER_P1 (0x1u << 1)
530 #define PIO_IER_P2 (0x1u << 2)
531 #define PIO_IER_P3 (0x1u << 3)
532 #define PIO_IER_P4 (0x1u << 4)
533 #define PIO_IER_P5 (0x1u << 5)
534 #define PIO_IER_P6 (0x1u << 6)
535 #define PIO_IER_P7 (0x1u << 7)
536 #define PIO_IER_P8 (0x1u << 8)
537 #define PIO_IER_P9 (0x1u << 9)
538 #define PIO_IER_P10 (0x1u << 10)
539 #define PIO_IER_P11 (0x1u << 11)
540 #define PIO_IER_P12 (0x1u << 12)
541 #define PIO_IER_P13 (0x1u << 13)
542 #define PIO_IER_P14 (0x1u << 14)
543 #define PIO_IER_P15 (0x1u << 15)
544 #define PIO_IER_P16 (0x1u << 16)
545 #define PIO_IER_P17 (0x1u << 17)
546 #define PIO_IER_P18 (0x1u << 18)
547 #define PIO_IER_P19 (0x1u << 19)
548 #define PIO_IER_P20 (0x1u << 20)
549 #define PIO_IER_P21 (0x1u << 21)
550 #define PIO_IER_P22 (0x1u << 22)
551 #define PIO_IER_P23 (0x1u << 23)
552 #define PIO_IER_P24 (0x1u << 24)
553 #define PIO_IER_P25 (0x1u << 25)
554 #define PIO_IER_P26 (0x1u << 26)
555 #define PIO_IER_P27 (0x1u << 27)
556 #define PIO_IER_P28 (0x1u << 28)
557 #define PIO_IER_P29 (0x1u << 29)
558 #define PIO_IER_P30 (0x1u << 30)
559 #define PIO_IER_P31 (0x1u << 31)
560 /* -------- PIO_IDR : (PIO Offset: 0x0044) Interrupt Disable Register -------- */
561 #define PIO_IDR_P0 (0x1u << 0)
562 #define PIO_IDR_P1 (0x1u << 1)
563 #define PIO_IDR_P2 (0x1u << 2)
564 #define PIO_IDR_P3 (0x1u << 3)
565 #define PIO_IDR_P4 (0x1u << 4)
566 #define PIO_IDR_P5 (0x1u << 5)
567 #define PIO_IDR_P6 (0x1u << 6)
568 #define PIO_IDR_P7 (0x1u << 7)
569 #define PIO_IDR_P8 (0x1u << 8)
570 #define PIO_IDR_P9 (0x1u << 9)
571 #define PIO_IDR_P10 (0x1u << 10)
572 #define PIO_IDR_P11 (0x1u << 11)
573 #define PIO_IDR_P12 (0x1u << 12)
574 #define PIO_IDR_P13 (0x1u << 13)
575 #define PIO_IDR_P14 (0x1u << 14)
576 #define PIO_IDR_P15 (0x1u << 15)
577 #define PIO_IDR_P16 (0x1u << 16)
578 #define PIO_IDR_P17 (0x1u << 17)
579 #define PIO_IDR_P18 (0x1u << 18)
580 #define PIO_IDR_P19 (0x1u << 19)
581 #define PIO_IDR_P20 (0x1u << 20)
582 #define PIO_IDR_P21 (0x1u << 21)
583 #define PIO_IDR_P22 (0x1u << 22)
584 #define PIO_IDR_P23 (0x1u << 23)
585 #define PIO_IDR_P24 (0x1u << 24)
586 #define PIO_IDR_P25 (0x1u << 25)
587 #define PIO_IDR_P26 (0x1u << 26)
588 #define PIO_IDR_P27 (0x1u << 27)
589 #define PIO_IDR_P28 (0x1u << 28)
590 #define PIO_IDR_P29 (0x1u << 29)
591 #define PIO_IDR_P30 (0x1u << 30)
592 #define PIO_IDR_P31 (0x1u << 31)
593 /* -------- PIO_IMR : (PIO Offset: 0x0048) Interrupt Mask Register -------- */
594 #define PIO_IMR_P0 (0x1u << 0)
595 #define PIO_IMR_P1 (0x1u << 1)
596 #define PIO_IMR_P2 (0x1u << 2)
597 #define PIO_IMR_P3 (0x1u << 3)
598 #define PIO_IMR_P4 (0x1u << 4)
599 #define PIO_IMR_P5 (0x1u << 5)
600 #define PIO_IMR_P6 (0x1u << 6)
601 #define PIO_IMR_P7 (0x1u << 7)
602 #define PIO_IMR_P8 (0x1u << 8)
603 #define PIO_IMR_P9 (0x1u << 9)
604 #define PIO_IMR_P10 (0x1u << 10)
605 #define PIO_IMR_P11 (0x1u << 11)
606 #define PIO_IMR_P12 (0x1u << 12)
607 #define PIO_IMR_P13 (0x1u << 13)
608 #define PIO_IMR_P14 (0x1u << 14)
609 #define PIO_IMR_P15 (0x1u << 15)
610 #define PIO_IMR_P16 (0x1u << 16)
611 #define PIO_IMR_P17 (0x1u << 17)
612 #define PIO_IMR_P18 (0x1u << 18)
613 #define PIO_IMR_P19 (0x1u << 19)
614 #define PIO_IMR_P20 (0x1u << 20)
615 #define PIO_IMR_P21 (0x1u << 21)
616 #define PIO_IMR_P22 (0x1u << 22)
617 #define PIO_IMR_P23 (0x1u << 23)
618 #define PIO_IMR_P24 (0x1u << 24)
619 #define PIO_IMR_P25 (0x1u << 25)
620 #define PIO_IMR_P26 (0x1u << 26)
621 #define PIO_IMR_P27 (0x1u << 27)
622 #define PIO_IMR_P28 (0x1u << 28)
623 #define PIO_IMR_P29 (0x1u << 29)
624 #define PIO_IMR_P30 (0x1u << 30)
625 #define PIO_IMR_P31 (0x1u << 31)
626 /* -------- PIO_ISR : (PIO Offset: 0x004C) Interrupt Status Register -------- */
627 #define PIO_ISR_P0 (0x1u << 0)
628 #define PIO_ISR_P1 (0x1u << 1)
629 #define PIO_ISR_P2 (0x1u << 2)
630 #define PIO_ISR_P3 (0x1u << 3)
631 #define PIO_ISR_P4 (0x1u << 4)
632 #define PIO_ISR_P5 (0x1u << 5)
633 #define PIO_ISR_P6 (0x1u << 6)
634 #define PIO_ISR_P7 (0x1u << 7)
635 #define PIO_ISR_P8 (0x1u << 8)
636 #define PIO_ISR_P9 (0x1u << 9)
637 #define PIO_ISR_P10 (0x1u << 10)
638 #define PIO_ISR_P11 (0x1u << 11)
639 #define PIO_ISR_P12 (0x1u << 12)
640 #define PIO_ISR_P13 (0x1u << 13)
641 #define PIO_ISR_P14 (0x1u << 14)
642 #define PIO_ISR_P15 (0x1u << 15)
643 #define PIO_ISR_P16 (0x1u << 16)
644 #define PIO_ISR_P17 (0x1u << 17)
645 #define PIO_ISR_P18 (0x1u << 18)
646 #define PIO_ISR_P19 (0x1u << 19)
647 #define PIO_ISR_P20 (0x1u << 20)
648 #define PIO_ISR_P21 (0x1u << 21)
649 #define PIO_ISR_P22 (0x1u << 22)
650 #define PIO_ISR_P23 (0x1u << 23)
651 #define PIO_ISR_P24 (0x1u << 24)
652 #define PIO_ISR_P25 (0x1u << 25)
653 #define PIO_ISR_P26 (0x1u << 26)
654 #define PIO_ISR_P27 (0x1u << 27)
655 #define PIO_ISR_P28 (0x1u << 28)
656 #define PIO_ISR_P29 (0x1u << 29)
657 #define PIO_ISR_P30 (0x1u << 30)
658 #define PIO_ISR_P31 (0x1u << 31)
659 /* -------- PIO_MDER : (PIO Offset: 0x0050) Multi-driver Enable Register -------- */
660 #define PIO_MDER_P0 (0x1u << 0)
661 #define PIO_MDER_P1 (0x1u << 1)
662 #define PIO_MDER_P2 (0x1u << 2)
663 #define PIO_MDER_P3 (0x1u << 3)
664 #define PIO_MDER_P4 (0x1u << 4)
665 #define PIO_MDER_P5 (0x1u << 5)
666 #define PIO_MDER_P6 (0x1u << 6)
667 #define PIO_MDER_P7 (0x1u << 7)
668 #define PIO_MDER_P8 (0x1u << 8)
669 #define PIO_MDER_P9 (0x1u << 9)
670 #define PIO_MDER_P10 (0x1u << 10)
671 #define PIO_MDER_P11 (0x1u << 11)
672 #define PIO_MDER_P12 (0x1u << 12)
673 #define PIO_MDER_P13 (0x1u << 13)
674 #define PIO_MDER_P14 (0x1u << 14)
675 #define PIO_MDER_P15 (0x1u << 15)
676 #define PIO_MDER_P16 (0x1u << 16)
677 #define PIO_MDER_P17 (0x1u << 17)
678 #define PIO_MDER_P18 (0x1u << 18)
679 #define PIO_MDER_P19 (0x1u << 19)
680 #define PIO_MDER_P20 (0x1u << 20)
681 #define PIO_MDER_P21 (0x1u << 21)
682 #define PIO_MDER_P22 (0x1u << 22)
683 #define PIO_MDER_P23 (0x1u << 23)
684 #define PIO_MDER_P24 (0x1u << 24)
685 #define PIO_MDER_P25 (0x1u << 25)
686 #define PIO_MDER_P26 (0x1u << 26)
687 #define PIO_MDER_P27 (0x1u << 27)
688 #define PIO_MDER_P28 (0x1u << 28)
689 #define PIO_MDER_P29 (0x1u << 29)
690 #define PIO_MDER_P30 (0x1u << 30)
691 #define PIO_MDER_P31 (0x1u << 31)
692 /* -------- PIO_MDDR : (PIO Offset: 0x0054) Multi-driver Disable Register -------- */
693 #define PIO_MDDR_P0 (0x1u << 0)
694 #define PIO_MDDR_P1 (0x1u << 1)
695 #define PIO_MDDR_P2 (0x1u << 2)
696 #define PIO_MDDR_P3 (0x1u << 3)
697 #define PIO_MDDR_P4 (0x1u << 4)
698 #define PIO_MDDR_P5 (0x1u << 5)
699 #define PIO_MDDR_P6 (0x1u << 6)
700 #define PIO_MDDR_P7 (0x1u << 7)
701 #define PIO_MDDR_P8 (0x1u << 8)
702 #define PIO_MDDR_P9 (0x1u << 9)
703 #define PIO_MDDR_P10 (0x1u << 10)
704 #define PIO_MDDR_P11 (0x1u << 11)
705 #define PIO_MDDR_P12 (0x1u << 12)
706 #define PIO_MDDR_P13 (0x1u << 13)
707 #define PIO_MDDR_P14 (0x1u << 14)
708 #define PIO_MDDR_P15 (0x1u << 15)
709 #define PIO_MDDR_P16 (0x1u << 16)
710 #define PIO_MDDR_P17 (0x1u << 17)
711 #define PIO_MDDR_P18 (0x1u << 18)
712 #define PIO_MDDR_P19 (0x1u << 19)
713 #define PIO_MDDR_P20 (0x1u << 20)
714 #define PIO_MDDR_P21 (0x1u << 21)
715 #define PIO_MDDR_P22 (0x1u << 22)
716 #define PIO_MDDR_P23 (0x1u << 23)
717 #define PIO_MDDR_P24 (0x1u << 24)
718 #define PIO_MDDR_P25 (0x1u << 25)
719 #define PIO_MDDR_P26 (0x1u << 26)
720 #define PIO_MDDR_P27 (0x1u << 27)
721 #define PIO_MDDR_P28 (0x1u << 28)
722 #define PIO_MDDR_P29 (0x1u << 29)
723 #define PIO_MDDR_P30 (0x1u << 30)
724 #define PIO_MDDR_P31 (0x1u << 31)
725 /* -------- PIO_MDSR : (PIO Offset: 0x0058) Multi-driver Status Register -------- */
726 #define PIO_MDSR_P0 (0x1u << 0)
727 #define PIO_MDSR_P1 (0x1u << 1)
728 #define PIO_MDSR_P2 (0x1u << 2)
729 #define PIO_MDSR_P3 (0x1u << 3)
730 #define PIO_MDSR_P4 (0x1u << 4)
731 #define PIO_MDSR_P5 (0x1u << 5)
732 #define PIO_MDSR_P6 (0x1u << 6)
733 #define PIO_MDSR_P7 (0x1u << 7)
734 #define PIO_MDSR_P8 (0x1u << 8)
735 #define PIO_MDSR_P9 (0x1u << 9)
736 #define PIO_MDSR_P10 (0x1u << 10)
737 #define PIO_MDSR_P11 (0x1u << 11)
738 #define PIO_MDSR_P12 (0x1u << 12)
739 #define PIO_MDSR_P13 (0x1u << 13)
740 #define PIO_MDSR_P14 (0x1u << 14)
741 #define PIO_MDSR_P15 (0x1u << 15)
742 #define PIO_MDSR_P16 (0x1u << 16)
743 #define PIO_MDSR_P17 (0x1u << 17)
744 #define PIO_MDSR_P18 (0x1u << 18)
745 #define PIO_MDSR_P19 (0x1u << 19)
746 #define PIO_MDSR_P20 (0x1u << 20)
747 #define PIO_MDSR_P21 (0x1u << 21)
748 #define PIO_MDSR_P22 (0x1u << 22)
749 #define PIO_MDSR_P23 (0x1u << 23)
750 #define PIO_MDSR_P24 (0x1u << 24)
751 #define PIO_MDSR_P25 (0x1u << 25)
752 #define PIO_MDSR_P26 (0x1u << 26)
753 #define PIO_MDSR_P27 (0x1u << 27)
754 #define PIO_MDSR_P28 (0x1u << 28)
755 #define PIO_MDSR_P29 (0x1u << 29)
756 #define PIO_MDSR_P30 (0x1u << 30)
757 #define PIO_MDSR_P31 (0x1u << 31)
758 /* -------- PIO_PUDR : (PIO Offset: 0x0060) Pull-up Disable Register -------- */
759 #define PIO_PUDR_P0 (0x1u << 0)
760 #define PIO_PUDR_P1 (0x1u << 1)
761 #define PIO_PUDR_P2 (0x1u << 2)
762 #define PIO_PUDR_P3 (0x1u << 3)
763 #define PIO_PUDR_P4 (0x1u << 4)
764 #define PIO_PUDR_P5 (0x1u << 5)
765 #define PIO_PUDR_P6 (0x1u << 6)
766 #define PIO_PUDR_P7 (0x1u << 7)
767 #define PIO_PUDR_P8 (0x1u << 8)
768 #define PIO_PUDR_P9 (0x1u << 9)
769 #define PIO_PUDR_P10 (0x1u << 10)
770 #define PIO_PUDR_P11 (0x1u << 11)
771 #define PIO_PUDR_P12 (0x1u << 12)
772 #define PIO_PUDR_P13 (0x1u << 13)
773 #define PIO_PUDR_P14 (0x1u << 14)
774 #define PIO_PUDR_P15 (0x1u << 15)
775 #define PIO_PUDR_P16 (0x1u << 16)
776 #define PIO_PUDR_P17 (0x1u << 17)
777 #define PIO_PUDR_P18 (0x1u << 18)
778 #define PIO_PUDR_P19 (0x1u << 19)
779 #define PIO_PUDR_P20 (0x1u << 20)
780 #define PIO_PUDR_P21 (0x1u << 21)
781 #define PIO_PUDR_P22 (0x1u << 22)
782 #define PIO_PUDR_P23 (0x1u << 23)
783 #define PIO_PUDR_P24 (0x1u << 24)
784 #define PIO_PUDR_P25 (0x1u << 25)
785 #define PIO_PUDR_P26 (0x1u << 26)
786 #define PIO_PUDR_P27 (0x1u << 27)
787 #define PIO_PUDR_P28 (0x1u << 28)
788 #define PIO_PUDR_P29 (0x1u << 29)
789 #define PIO_PUDR_P30 (0x1u << 30)
790 #define PIO_PUDR_P31 (0x1u << 31)
791 /* -------- PIO_PUER : (PIO Offset: 0x0064) Pull-up Enable Register -------- */
792 #define PIO_PUER_P0 (0x1u << 0)
793 #define PIO_PUER_P1 (0x1u << 1)
794 #define PIO_PUER_P2 (0x1u << 2)
795 #define PIO_PUER_P3 (0x1u << 3)
796 #define PIO_PUER_P4 (0x1u << 4)
797 #define PIO_PUER_P5 (0x1u << 5)
798 #define PIO_PUER_P6 (0x1u << 6)
799 #define PIO_PUER_P7 (0x1u << 7)
800 #define PIO_PUER_P8 (0x1u << 8)
801 #define PIO_PUER_P9 (0x1u << 9)
802 #define PIO_PUER_P10 (0x1u << 10)
803 #define PIO_PUER_P11 (0x1u << 11)
804 #define PIO_PUER_P12 (0x1u << 12)
805 #define PIO_PUER_P13 (0x1u << 13)
806 #define PIO_PUER_P14 (0x1u << 14)
807 #define PIO_PUER_P15 (0x1u << 15)
808 #define PIO_PUER_P16 (0x1u << 16)
809 #define PIO_PUER_P17 (0x1u << 17)
810 #define PIO_PUER_P18 (0x1u << 18)
811 #define PIO_PUER_P19 (0x1u << 19)
812 #define PIO_PUER_P20 (0x1u << 20)
813 #define PIO_PUER_P21 (0x1u << 21)
814 #define PIO_PUER_P22 (0x1u << 22)
815 #define PIO_PUER_P23 (0x1u << 23)
816 #define PIO_PUER_P24 (0x1u << 24)
817 #define PIO_PUER_P25 (0x1u << 25)
818 #define PIO_PUER_P26 (0x1u << 26)
819 #define PIO_PUER_P27 (0x1u << 27)
820 #define PIO_PUER_P28 (0x1u << 28)
821 #define PIO_PUER_P29 (0x1u << 29)
822 #define PIO_PUER_P30 (0x1u << 30)
823 #define PIO_PUER_P31 (0x1u << 31)
824 /* -------- PIO_PUSR : (PIO Offset: 0x0068) Pad Pull-up Status Register -------- */
825 #define PIO_PUSR_P0 (0x1u << 0)
826 #define PIO_PUSR_P1 (0x1u << 1)
827 #define PIO_PUSR_P2 (0x1u << 2)
828 #define PIO_PUSR_P3 (0x1u << 3)
829 #define PIO_PUSR_P4 (0x1u << 4)
830 #define PIO_PUSR_P5 (0x1u << 5)
831 #define PIO_PUSR_P6 (0x1u << 6)
832 #define PIO_PUSR_P7 (0x1u << 7)
833 #define PIO_PUSR_P8 (0x1u << 8)
834 #define PIO_PUSR_P9 (0x1u << 9)
835 #define PIO_PUSR_P10 (0x1u << 10)
836 #define PIO_PUSR_P11 (0x1u << 11)
837 #define PIO_PUSR_P12 (0x1u << 12)
838 #define PIO_PUSR_P13 (0x1u << 13)
839 #define PIO_PUSR_P14 (0x1u << 14)
840 #define PIO_PUSR_P15 (0x1u << 15)
841 #define PIO_PUSR_P16 (0x1u << 16)
842 #define PIO_PUSR_P17 (0x1u << 17)
843 #define PIO_PUSR_P18 (0x1u << 18)
844 #define PIO_PUSR_P19 (0x1u << 19)
845 #define PIO_PUSR_P20 (0x1u << 20)
846 #define PIO_PUSR_P21 (0x1u << 21)
847 #define PIO_PUSR_P22 (0x1u << 22)
848 #define PIO_PUSR_P23 (0x1u << 23)
849 #define PIO_PUSR_P24 (0x1u << 24)
850 #define PIO_PUSR_P25 (0x1u << 25)
851 #define PIO_PUSR_P26 (0x1u << 26)
852 #define PIO_PUSR_P27 (0x1u << 27)
853 #define PIO_PUSR_P28 (0x1u << 28)
854 #define PIO_PUSR_P29 (0x1u << 29)
855 #define PIO_PUSR_P30 (0x1u << 30)
856 #define PIO_PUSR_P31 (0x1u << 31)
857 /* -------- PIO_ABSR : (PIO Offset: 0x0070) Peripheral AB Select Register -------- */
858 #define PIO_ABSR_P0 (0x1u << 0)
859 #define PIO_ABSR_P1 (0x1u << 1)
860 #define PIO_ABSR_P2 (0x1u << 2)
861 #define PIO_ABSR_P3 (0x1u << 3)
862 #define PIO_ABSR_P4 (0x1u << 4)
863 #define PIO_ABSR_P5 (0x1u << 5)
864 #define PIO_ABSR_P6 (0x1u << 6)
865 #define PIO_ABSR_P7 (0x1u << 7)
866 #define PIO_ABSR_P8 (0x1u << 8)
867 #define PIO_ABSR_P9 (0x1u << 9)
868 #define PIO_ABSR_P10 (0x1u << 10)
869 #define PIO_ABSR_P11 (0x1u << 11)
870 #define PIO_ABSR_P12 (0x1u << 12)
871 #define PIO_ABSR_P13 (0x1u << 13)
872 #define PIO_ABSR_P14 (0x1u << 14)
873 #define PIO_ABSR_P15 (0x1u << 15)
874 #define PIO_ABSR_P16 (0x1u << 16)
875 #define PIO_ABSR_P17 (0x1u << 17)
876 #define PIO_ABSR_P18 (0x1u << 18)
877 #define PIO_ABSR_P19 (0x1u << 19)
878 #define PIO_ABSR_P20 (0x1u << 20)
879 #define PIO_ABSR_P21 (0x1u << 21)
880 #define PIO_ABSR_P22 (0x1u << 22)
881 #define PIO_ABSR_P23 (0x1u << 23)
882 #define PIO_ABSR_P24 (0x1u << 24)
883 #define PIO_ABSR_P25 (0x1u << 25)
884 #define PIO_ABSR_P26 (0x1u << 26)
885 #define PIO_ABSR_P27 (0x1u << 27)
886 #define PIO_ABSR_P28 (0x1u << 28)
887 #define PIO_ABSR_P29 (0x1u << 29)
888 #define PIO_ABSR_P30 (0x1u << 30)
889 #define PIO_ABSR_P31 (0x1u << 31)
890 /* -------- PIO_SCIFSR : (PIO Offset: 0x0080) System Clock Glitch Input Filter Select Register -------- */
891 #define PIO_SCIFSR_P0 (0x1u << 0)
892 #define PIO_SCIFSR_P1 (0x1u << 1)
893 #define PIO_SCIFSR_P2 (0x1u << 2)
894 #define PIO_SCIFSR_P3 (0x1u << 3)
895 #define PIO_SCIFSR_P4 (0x1u << 4)
896 #define PIO_SCIFSR_P5 (0x1u << 5)
897 #define PIO_SCIFSR_P6 (0x1u << 6)
898 #define PIO_SCIFSR_P7 (0x1u << 7)
899 #define PIO_SCIFSR_P8 (0x1u << 8)
900 #define PIO_SCIFSR_P9 (0x1u << 9)
901 #define PIO_SCIFSR_P10 (0x1u << 10)
902 #define PIO_SCIFSR_P11 (0x1u << 11)
903 #define PIO_SCIFSR_P12 (0x1u << 12)
904 #define PIO_SCIFSR_P13 (0x1u << 13)
905 #define PIO_SCIFSR_P14 (0x1u << 14)
906 #define PIO_SCIFSR_P15 (0x1u << 15)
907 #define PIO_SCIFSR_P16 (0x1u << 16)
908 #define PIO_SCIFSR_P17 (0x1u << 17)
909 #define PIO_SCIFSR_P18 (0x1u << 18)
910 #define PIO_SCIFSR_P19 (0x1u << 19)
911 #define PIO_SCIFSR_P20 (0x1u << 20)
912 #define PIO_SCIFSR_P21 (0x1u << 21)
913 #define PIO_SCIFSR_P22 (0x1u << 22)
914 #define PIO_SCIFSR_P23 (0x1u << 23)
915 #define PIO_SCIFSR_P24 (0x1u << 24)
916 #define PIO_SCIFSR_P25 (0x1u << 25)
917 #define PIO_SCIFSR_P26 (0x1u << 26)
918 #define PIO_SCIFSR_P27 (0x1u << 27)
919 #define PIO_SCIFSR_P28 (0x1u << 28)
920 #define PIO_SCIFSR_P29 (0x1u << 29)
921 #define PIO_SCIFSR_P30 (0x1u << 30)
922 #define PIO_SCIFSR_P31 (0x1u << 31)
923 /* -------- PIO_DIFSR : (PIO Offset: 0x0084) Debouncing Input Filter Select Register -------- */
924 #define PIO_DIFSR_P0 (0x1u << 0)
925 #define PIO_DIFSR_P1 (0x1u << 1)
926 #define PIO_DIFSR_P2 (0x1u << 2)
927 #define PIO_DIFSR_P3 (0x1u << 3)
928 #define PIO_DIFSR_P4 (0x1u << 4)
929 #define PIO_DIFSR_P5 (0x1u << 5)
930 #define PIO_DIFSR_P6 (0x1u << 6)
931 #define PIO_DIFSR_P7 (0x1u << 7)
932 #define PIO_DIFSR_P8 (0x1u << 8)
933 #define PIO_DIFSR_P9 (0x1u << 9)
934 #define PIO_DIFSR_P10 (0x1u << 10)
935 #define PIO_DIFSR_P11 (0x1u << 11)
936 #define PIO_DIFSR_P12 (0x1u << 12)
937 #define PIO_DIFSR_P13 (0x1u << 13)
938 #define PIO_DIFSR_P14 (0x1u << 14)
939 #define PIO_DIFSR_P15 (0x1u << 15)
940 #define PIO_DIFSR_P16 (0x1u << 16)
941 #define PIO_DIFSR_P17 (0x1u << 17)
942 #define PIO_DIFSR_P18 (0x1u << 18)
943 #define PIO_DIFSR_P19 (0x1u << 19)
944 #define PIO_DIFSR_P20 (0x1u << 20)
945 #define PIO_DIFSR_P21 (0x1u << 21)
946 #define PIO_DIFSR_P22 (0x1u << 22)
947 #define PIO_DIFSR_P23 (0x1u << 23)
948 #define PIO_DIFSR_P24 (0x1u << 24)
949 #define PIO_DIFSR_P25 (0x1u << 25)
950 #define PIO_DIFSR_P26 (0x1u << 26)
951 #define PIO_DIFSR_P27 (0x1u << 27)
952 #define PIO_DIFSR_P28 (0x1u << 28)
953 #define PIO_DIFSR_P29 (0x1u << 29)
954 #define PIO_DIFSR_P30 (0x1u << 30)
955 #define PIO_DIFSR_P31 (0x1u << 31)
956 /* -------- PIO_IFDGSR : (PIO Offset: 0x0088) Glitch or Debouncing Input Filter Clock Selection Status Register -------- */
957 #define PIO_IFDGSR_P0 (0x1u << 0)
958 #define PIO_IFDGSR_P1 (0x1u << 1)
959 #define PIO_IFDGSR_P2 (0x1u << 2)
960 #define PIO_IFDGSR_P3 (0x1u << 3)
961 #define PIO_IFDGSR_P4 (0x1u << 4)
962 #define PIO_IFDGSR_P5 (0x1u << 5)
963 #define PIO_IFDGSR_P6 (0x1u << 6)
964 #define PIO_IFDGSR_P7 (0x1u << 7)
965 #define PIO_IFDGSR_P8 (0x1u << 8)
966 #define PIO_IFDGSR_P9 (0x1u << 9)
967 #define PIO_IFDGSR_P10 (0x1u << 10)
968 #define PIO_IFDGSR_P11 (0x1u << 11)
969 #define PIO_IFDGSR_P12 (0x1u << 12)
970 #define PIO_IFDGSR_P13 (0x1u << 13)
971 #define PIO_IFDGSR_P14 (0x1u << 14)
972 #define PIO_IFDGSR_P15 (0x1u << 15)
973 #define PIO_IFDGSR_P16 (0x1u << 16)
974 #define PIO_IFDGSR_P17 (0x1u << 17)
975 #define PIO_IFDGSR_P18 (0x1u << 18)
976 #define PIO_IFDGSR_P19 (0x1u << 19)
977 #define PIO_IFDGSR_P20 (0x1u << 20)
978 #define PIO_IFDGSR_P21 (0x1u << 21)
979 #define PIO_IFDGSR_P22 (0x1u << 22)
980 #define PIO_IFDGSR_P23 (0x1u << 23)
981 #define PIO_IFDGSR_P24 (0x1u << 24)
982 #define PIO_IFDGSR_P25 (0x1u << 25)
983 #define PIO_IFDGSR_P26 (0x1u << 26)
984 #define PIO_IFDGSR_P27 (0x1u << 27)
985 #define PIO_IFDGSR_P28 (0x1u << 28)
986 #define PIO_IFDGSR_P29 (0x1u << 29)
987 #define PIO_IFDGSR_P30 (0x1u << 30)
988 #define PIO_IFDGSR_P31 (0x1u << 31)
989 /* -------- PIO_SCDR : (PIO Offset: 0x008C) Slow Clock Divider Debouncing Register -------- */
990 #define PIO_SCDR_DIV_Pos 0
991 #define PIO_SCDR_DIV_Msk (0x3fffu << PIO_SCDR_DIV_Pos)
992 #define PIO_SCDR_DIV(value) ((PIO_SCDR_DIV_Msk & ((value) << PIO_SCDR_DIV_Pos)))
993 /* -------- PIO_OWER : (PIO Offset: 0x00A0) Output Write Enable -------- */
994 #define PIO_OWER_P0 (0x1u << 0)
995 #define PIO_OWER_P1 (0x1u << 1)
996 #define PIO_OWER_P2 (0x1u << 2)
997 #define PIO_OWER_P3 (0x1u << 3)
998 #define PIO_OWER_P4 (0x1u << 4)
999 #define PIO_OWER_P5 (0x1u << 5)
1000 #define PIO_OWER_P6 (0x1u << 6)
1001 #define PIO_OWER_P7 (0x1u << 7)
1002 #define PIO_OWER_P8 (0x1u << 8)
1003 #define PIO_OWER_P9 (0x1u << 9)
1004 #define PIO_OWER_P10 (0x1u << 10)
1005 #define PIO_OWER_P11 (0x1u << 11)
1006 #define PIO_OWER_P12 (0x1u << 12)
1007 #define PIO_OWER_P13 (0x1u << 13)
1008 #define PIO_OWER_P14 (0x1u << 14)
1009 #define PIO_OWER_P15 (0x1u << 15)
1010 #define PIO_OWER_P16 (0x1u << 16)
1011 #define PIO_OWER_P17 (0x1u << 17)
1012 #define PIO_OWER_P18 (0x1u << 18)
1013 #define PIO_OWER_P19 (0x1u << 19)
1014 #define PIO_OWER_P20 (0x1u << 20)
1015 #define PIO_OWER_P21 (0x1u << 21)
1016 #define PIO_OWER_P22 (0x1u << 22)
1017 #define PIO_OWER_P23 (0x1u << 23)
1018 #define PIO_OWER_P24 (0x1u << 24)
1019 #define PIO_OWER_P25 (0x1u << 25)
1020 #define PIO_OWER_P26 (0x1u << 26)
1021 #define PIO_OWER_P27 (0x1u << 27)
1022 #define PIO_OWER_P28 (0x1u << 28)
1023 #define PIO_OWER_P29 (0x1u << 29)
1024 #define PIO_OWER_P30 (0x1u << 30)
1025 #define PIO_OWER_P31 (0x1u << 31)
1026 /* -------- PIO_OWDR : (PIO Offset: 0x00A4) Output Write Disable -------- */
1027 #define PIO_OWDR_P0 (0x1u << 0)
1028 #define PIO_OWDR_P1 (0x1u << 1)
1029 #define PIO_OWDR_P2 (0x1u << 2)
1030 #define PIO_OWDR_P3 (0x1u << 3)
1031 #define PIO_OWDR_P4 (0x1u << 4)
1032 #define PIO_OWDR_P5 (0x1u << 5)
1033 #define PIO_OWDR_P6 (0x1u << 6)
1034 #define PIO_OWDR_P7 (0x1u << 7)
1035 #define PIO_OWDR_P8 (0x1u << 8)
1036 #define PIO_OWDR_P9 (0x1u << 9)
1037 #define PIO_OWDR_P10 (0x1u << 10)
1038 #define PIO_OWDR_P11 (0x1u << 11)
1039 #define PIO_OWDR_P12 (0x1u << 12)
1040 #define PIO_OWDR_P13 (0x1u << 13)
1041 #define PIO_OWDR_P14 (0x1u << 14)
1042 #define PIO_OWDR_P15 (0x1u << 15)
1043 #define PIO_OWDR_P16 (0x1u << 16)
1044 #define PIO_OWDR_P17 (0x1u << 17)
1045 #define PIO_OWDR_P18 (0x1u << 18)
1046 #define PIO_OWDR_P19 (0x1u << 19)
1047 #define PIO_OWDR_P20 (0x1u << 20)
1048 #define PIO_OWDR_P21 (0x1u << 21)
1049 #define PIO_OWDR_P22 (0x1u << 22)
1050 #define PIO_OWDR_P23 (0x1u << 23)
1051 #define PIO_OWDR_P24 (0x1u << 24)
1052 #define PIO_OWDR_P25 (0x1u << 25)
1053 #define PIO_OWDR_P26 (0x1u << 26)
1054 #define PIO_OWDR_P27 (0x1u << 27)
1055 #define PIO_OWDR_P28 (0x1u << 28)
1056 #define PIO_OWDR_P29 (0x1u << 29)
1057 #define PIO_OWDR_P30 (0x1u << 30)
1058 #define PIO_OWDR_P31 (0x1u << 31)
1059 /* -------- PIO_OWSR : (PIO Offset: 0x00A8) Output Write Status Register -------- */
1060 #define PIO_OWSR_P0 (0x1u << 0)
1061 #define PIO_OWSR_P1 (0x1u << 1)
1062 #define PIO_OWSR_P2 (0x1u << 2)
1063 #define PIO_OWSR_P3 (0x1u << 3)
1064 #define PIO_OWSR_P4 (0x1u << 4)
1065 #define PIO_OWSR_P5 (0x1u << 5)
1066 #define PIO_OWSR_P6 (0x1u << 6)
1067 #define PIO_OWSR_P7 (0x1u << 7)
1068 #define PIO_OWSR_P8 (0x1u << 8)
1069 #define PIO_OWSR_P9 (0x1u << 9)
1070 #define PIO_OWSR_P10 (0x1u << 10)
1071 #define PIO_OWSR_P11 (0x1u << 11)
1072 #define PIO_OWSR_P12 (0x1u << 12)
1073 #define PIO_OWSR_P13 (0x1u << 13)
1074 #define PIO_OWSR_P14 (0x1u << 14)
1075 #define PIO_OWSR_P15 (0x1u << 15)
1076 #define PIO_OWSR_P16 (0x1u << 16)
1077 #define PIO_OWSR_P17 (0x1u << 17)
1078 #define PIO_OWSR_P18 (0x1u << 18)
1079 #define PIO_OWSR_P19 (0x1u << 19)
1080 #define PIO_OWSR_P20 (0x1u << 20)
1081 #define PIO_OWSR_P21 (0x1u << 21)
1082 #define PIO_OWSR_P22 (0x1u << 22)
1083 #define PIO_OWSR_P23 (0x1u << 23)
1084 #define PIO_OWSR_P24 (0x1u << 24)
1085 #define PIO_OWSR_P25 (0x1u << 25)
1086 #define PIO_OWSR_P26 (0x1u << 26)
1087 #define PIO_OWSR_P27 (0x1u << 27)
1088 #define PIO_OWSR_P28 (0x1u << 28)
1089 #define PIO_OWSR_P29 (0x1u << 29)
1090 #define PIO_OWSR_P30 (0x1u << 30)
1091 #define PIO_OWSR_P31 (0x1u << 31)
1092 /* -------- PIO_AIMER : (PIO Offset: 0x00B0) Additional Interrupt Modes Enable Register -------- */
1093 #define PIO_AIMER_P0 (0x1u << 0)
1094 #define PIO_AIMER_P1 (0x1u << 1)
1095 #define PIO_AIMER_P2 (0x1u << 2)
1096 #define PIO_AIMER_P3 (0x1u << 3)
1097 #define PIO_AIMER_P4 (0x1u << 4)
1098 #define PIO_AIMER_P5 (0x1u << 5)
1099 #define PIO_AIMER_P6 (0x1u << 6)
1100 #define PIO_AIMER_P7 (0x1u << 7)
1101 #define PIO_AIMER_P8 (0x1u << 8)
1102 #define PIO_AIMER_P9 (0x1u << 9)
1103 #define PIO_AIMER_P10 (0x1u << 10)
1104 #define PIO_AIMER_P11 (0x1u << 11)
1105 #define PIO_AIMER_P12 (0x1u << 12)
1106 #define PIO_AIMER_P13 (0x1u << 13)
1107 #define PIO_AIMER_P14 (0x1u << 14)
1108 #define PIO_AIMER_P15 (0x1u << 15)
1109 #define PIO_AIMER_P16 (0x1u << 16)
1110 #define PIO_AIMER_P17 (0x1u << 17)
1111 #define PIO_AIMER_P18 (0x1u << 18)
1112 #define PIO_AIMER_P19 (0x1u << 19)
1113 #define PIO_AIMER_P20 (0x1u << 20)
1114 #define PIO_AIMER_P21 (0x1u << 21)
1115 #define PIO_AIMER_P22 (0x1u << 22)
1116 #define PIO_AIMER_P23 (0x1u << 23)
1117 #define PIO_AIMER_P24 (0x1u << 24)
1118 #define PIO_AIMER_P25 (0x1u << 25)
1119 #define PIO_AIMER_P26 (0x1u << 26)
1120 #define PIO_AIMER_P27 (0x1u << 27)
1121 #define PIO_AIMER_P28 (0x1u << 28)
1122 #define PIO_AIMER_P29 (0x1u << 29)
1123 #define PIO_AIMER_P30 (0x1u << 30)
1124 #define PIO_AIMER_P31 (0x1u << 31)
1125 /* -------- PIO_AIMDR : (PIO Offset: 0x00B4) Additional Interrupt Modes Disables Register -------- */
1126 #define PIO_AIMDR_P0 (0x1u << 0)
1127 #define PIO_AIMDR_P1 (0x1u << 1)
1128 #define PIO_AIMDR_P2 (0x1u << 2)
1129 #define PIO_AIMDR_P3 (0x1u << 3)
1130 #define PIO_AIMDR_P4 (0x1u << 4)
1131 #define PIO_AIMDR_P5 (0x1u << 5)
1132 #define PIO_AIMDR_P6 (0x1u << 6)
1133 #define PIO_AIMDR_P7 (0x1u << 7)
1134 #define PIO_AIMDR_P8 (0x1u << 8)
1135 #define PIO_AIMDR_P9 (0x1u << 9)
1136 #define PIO_AIMDR_P10 (0x1u << 10)
1137 #define PIO_AIMDR_P11 (0x1u << 11)
1138 #define PIO_AIMDR_P12 (0x1u << 12)
1139 #define PIO_AIMDR_P13 (0x1u << 13)
1140 #define PIO_AIMDR_P14 (0x1u << 14)
1141 #define PIO_AIMDR_P15 (0x1u << 15)
1142 #define PIO_AIMDR_P16 (0x1u << 16)
1143 #define PIO_AIMDR_P17 (0x1u << 17)
1144 #define PIO_AIMDR_P18 (0x1u << 18)
1145 #define PIO_AIMDR_P19 (0x1u << 19)
1146 #define PIO_AIMDR_P20 (0x1u << 20)
1147 #define PIO_AIMDR_P21 (0x1u << 21)
1148 #define PIO_AIMDR_P22 (0x1u << 22)
1149 #define PIO_AIMDR_P23 (0x1u << 23)
1150 #define PIO_AIMDR_P24 (0x1u << 24)
1151 #define PIO_AIMDR_P25 (0x1u << 25)
1152 #define PIO_AIMDR_P26 (0x1u << 26)
1153 #define PIO_AIMDR_P27 (0x1u << 27)
1154 #define PIO_AIMDR_P28 (0x1u << 28)
1155 #define PIO_AIMDR_P29 (0x1u << 29)
1156 #define PIO_AIMDR_P30 (0x1u << 30)
1157 #define PIO_AIMDR_P31 (0x1u << 31)
1158 /* -------- PIO_AIMMR : (PIO Offset: 0x00B8) Additional Interrupt Modes Mask Register -------- */
1159 #define PIO_AIMMR_P0 (0x1u << 0)
1160 #define PIO_AIMMR_P1 (0x1u << 1)
1161 #define PIO_AIMMR_P2 (0x1u << 2)
1162 #define PIO_AIMMR_P3 (0x1u << 3)
1163 #define PIO_AIMMR_P4 (0x1u << 4)
1164 #define PIO_AIMMR_P5 (0x1u << 5)
1165 #define PIO_AIMMR_P6 (0x1u << 6)
1166 #define PIO_AIMMR_P7 (0x1u << 7)
1167 #define PIO_AIMMR_P8 (0x1u << 8)
1168 #define PIO_AIMMR_P9 (0x1u << 9)
1169 #define PIO_AIMMR_P10 (0x1u << 10)
1170 #define PIO_AIMMR_P11 (0x1u << 11)
1171 #define PIO_AIMMR_P12 (0x1u << 12)
1172 #define PIO_AIMMR_P13 (0x1u << 13)
1173 #define PIO_AIMMR_P14 (0x1u << 14)
1174 #define PIO_AIMMR_P15 (0x1u << 15)
1175 #define PIO_AIMMR_P16 (0x1u << 16)
1176 #define PIO_AIMMR_P17 (0x1u << 17)
1177 #define PIO_AIMMR_P18 (0x1u << 18)
1178 #define PIO_AIMMR_P19 (0x1u << 19)
1179 #define PIO_AIMMR_P20 (0x1u << 20)
1180 #define PIO_AIMMR_P21 (0x1u << 21)
1181 #define PIO_AIMMR_P22 (0x1u << 22)
1182 #define PIO_AIMMR_P23 (0x1u << 23)
1183 #define PIO_AIMMR_P24 (0x1u << 24)
1184 #define PIO_AIMMR_P25 (0x1u << 25)
1185 #define PIO_AIMMR_P26 (0x1u << 26)
1186 #define PIO_AIMMR_P27 (0x1u << 27)
1187 #define PIO_AIMMR_P28 (0x1u << 28)
1188 #define PIO_AIMMR_P29 (0x1u << 29)
1189 #define PIO_AIMMR_P30 (0x1u << 30)
1190 #define PIO_AIMMR_P31 (0x1u << 31)
1191 /* -------- PIO_ESR : (PIO Offset: 0x00C0) Edge Select Register -------- */
1192 #define PIO_ESR_P0 (0x1u << 0)
1193 #define PIO_ESR_P1 (0x1u << 1)
1194 #define PIO_ESR_P2 (0x1u << 2)
1195 #define PIO_ESR_P3 (0x1u << 3)
1196 #define PIO_ESR_P4 (0x1u << 4)
1197 #define PIO_ESR_P5 (0x1u << 5)
1198 #define PIO_ESR_P6 (0x1u << 6)
1199 #define PIO_ESR_P7 (0x1u << 7)
1200 #define PIO_ESR_P8 (0x1u << 8)
1201 #define PIO_ESR_P9 (0x1u << 9)
1202 #define PIO_ESR_P10 (0x1u << 10)
1203 #define PIO_ESR_P11 (0x1u << 11)
1204 #define PIO_ESR_P12 (0x1u << 12)
1205 #define PIO_ESR_P13 (0x1u << 13)
1206 #define PIO_ESR_P14 (0x1u << 14)
1207 #define PIO_ESR_P15 (0x1u << 15)
1208 #define PIO_ESR_P16 (0x1u << 16)
1209 #define PIO_ESR_P17 (0x1u << 17)
1210 #define PIO_ESR_P18 (0x1u << 18)
1211 #define PIO_ESR_P19 (0x1u << 19)
1212 #define PIO_ESR_P20 (0x1u << 20)
1213 #define PIO_ESR_P21 (0x1u << 21)
1214 #define PIO_ESR_P22 (0x1u << 22)
1215 #define PIO_ESR_P23 (0x1u << 23)
1216 #define PIO_ESR_P24 (0x1u << 24)
1217 #define PIO_ESR_P25 (0x1u << 25)
1218 #define PIO_ESR_P26 (0x1u << 26)
1219 #define PIO_ESR_P27 (0x1u << 27)
1220 #define PIO_ESR_P28 (0x1u << 28)
1221 #define PIO_ESR_P29 (0x1u << 29)
1222 #define PIO_ESR_P30 (0x1u << 30)
1223 #define PIO_ESR_P31 (0x1u << 31)
1224 /* -------- PIO_LSR : (PIO Offset: 0x00C4) Level Select Register -------- */
1225 #define PIO_LSR_P0 (0x1u << 0)
1226 #define PIO_LSR_P1 (0x1u << 1)
1227 #define PIO_LSR_P2 (0x1u << 2)
1228 #define PIO_LSR_P3 (0x1u << 3)
1229 #define PIO_LSR_P4 (0x1u << 4)
1230 #define PIO_LSR_P5 (0x1u << 5)
1231 #define PIO_LSR_P6 (0x1u << 6)
1232 #define PIO_LSR_P7 (0x1u << 7)
1233 #define PIO_LSR_P8 (0x1u << 8)
1234 #define PIO_LSR_P9 (0x1u << 9)
1235 #define PIO_LSR_P10 (0x1u << 10)
1236 #define PIO_LSR_P11 (0x1u << 11)
1237 #define PIO_LSR_P12 (0x1u << 12)
1238 #define PIO_LSR_P13 (0x1u << 13)
1239 #define PIO_LSR_P14 (0x1u << 14)
1240 #define PIO_LSR_P15 (0x1u << 15)
1241 #define PIO_LSR_P16 (0x1u << 16)
1242 #define PIO_LSR_P17 (0x1u << 17)
1243 #define PIO_LSR_P18 (0x1u << 18)
1244 #define PIO_LSR_P19 (0x1u << 19)
1245 #define PIO_LSR_P20 (0x1u << 20)
1246 #define PIO_LSR_P21 (0x1u << 21)
1247 #define PIO_LSR_P22 (0x1u << 22)
1248 #define PIO_LSR_P23 (0x1u << 23)
1249 #define PIO_LSR_P24 (0x1u << 24)
1250 #define PIO_LSR_P25 (0x1u << 25)
1251 #define PIO_LSR_P26 (0x1u << 26)
1252 #define PIO_LSR_P27 (0x1u << 27)
1253 #define PIO_LSR_P28 (0x1u << 28)
1254 #define PIO_LSR_P29 (0x1u << 29)
1255 #define PIO_LSR_P30 (0x1u << 30)
1256 #define PIO_LSR_P31 (0x1u << 31)
1257 /* -------- PIO_ELSR : (PIO Offset: 0x00C8) Edge/Level Status Register -------- */
1258 #define PIO_ELSR_P0 (0x1u << 0)
1259 #define PIO_ELSR_P1 (0x1u << 1)
1260 #define PIO_ELSR_P2 (0x1u << 2)
1261 #define PIO_ELSR_P3 (0x1u << 3)
1262 #define PIO_ELSR_P4 (0x1u << 4)
1263 #define PIO_ELSR_P5 (0x1u << 5)
1264 #define PIO_ELSR_P6 (0x1u << 6)
1265 #define PIO_ELSR_P7 (0x1u << 7)
1266 #define PIO_ELSR_P8 (0x1u << 8)
1267 #define PIO_ELSR_P9 (0x1u << 9)
1268 #define PIO_ELSR_P10 (0x1u << 10)
1269 #define PIO_ELSR_P11 (0x1u << 11)
1270 #define PIO_ELSR_P12 (0x1u << 12)
1271 #define PIO_ELSR_P13 (0x1u << 13)
1272 #define PIO_ELSR_P14 (0x1u << 14)
1273 #define PIO_ELSR_P15 (0x1u << 15)
1274 #define PIO_ELSR_P16 (0x1u << 16)
1275 #define PIO_ELSR_P17 (0x1u << 17)
1276 #define PIO_ELSR_P18 (0x1u << 18)
1277 #define PIO_ELSR_P19 (0x1u << 19)
1278 #define PIO_ELSR_P20 (0x1u << 20)
1279 #define PIO_ELSR_P21 (0x1u << 21)
1280 #define PIO_ELSR_P22 (0x1u << 22)
1281 #define PIO_ELSR_P23 (0x1u << 23)
1282 #define PIO_ELSR_P24 (0x1u << 24)
1283 #define PIO_ELSR_P25 (0x1u << 25)
1284 #define PIO_ELSR_P26 (0x1u << 26)
1285 #define PIO_ELSR_P27 (0x1u << 27)
1286 #define PIO_ELSR_P28 (0x1u << 28)
1287 #define PIO_ELSR_P29 (0x1u << 29)
1288 #define PIO_ELSR_P30 (0x1u << 30)
1289 #define PIO_ELSR_P31 (0x1u << 31)
1290 /* -------- PIO_FELLSR : (PIO Offset: 0x00D0) Falling Edge/Low Level Select Register -------- */
1291 #define PIO_FELLSR_P0 (0x1u << 0)
1292 #define PIO_FELLSR_P1 (0x1u << 1)
1293 #define PIO_FELLSR_P2 (0x1u << 2)
1294 #define PIO_FELLSR_P3 (0x1u << 3)
1295 #define PIO_FELLSR_P4 (0x1u << 4)
1296 #define PIO_FELLSR_P5 (0x1u << 5)
1297 #define PIO_FELLSR_P6 (0x1u << 6)
1298 #define PIO_FELLSR_P7 (0x1u << 7)
1299 #define PIO_FELLSR_P8 (0x1u << 8)
1300 #define PIO_FELLSR_P9 (0x1u << 9)
1301 #define PIO_FELLSR_P10 (0x1u << 10)
1302 #define PIO_FELLSR_P11 (0x1u << 11)
1303 #define PIO_FELLSR_P12 (0x1u << 12)
1304 #define PIO_FELLSR_P13 (0x1u << 13)
1305 #define PIO_FELLSR_P14 (0x1u << 14)
1306 #define PIO_FELLSR_P15 (0x1u << 15)
1307 #define PIO_FELLSR_P16 (0x1u << 16)
1308 #define PIO_FELLSR_P17 (0x1u << 17)
1309 #define PIO_FELLSR_P18 (0x1u << 18)
1310 #define PIO_FELLSR_P19 (0x1u << 19)
1311 #define PIO_FELLSR_P20 (0x1u << 20)
1312 #define PIO_FELLSR_P21 (0x1u << 21)
1313 #define PIO_FELLSR_P22 (0x1u << 22)
1314 #define PIO_FELLSR_P23 (0x1u << 23)
1315 #define PIO_FELLSR_P24 (0x1u << 24)
1316 #define PIO_FELLSR_P25 (0x1u << 25)
1317 #define PIO_FELLSR_P26 (0x1u << 26)
1318 #define PIO_FELLSR_P27 (0x1u << 27)
1319 #define PIO_FELLSR_P28 (0x1u << 28)
1320 #define PIO_FELLSR_P29 (0x1u << 29)
1321 #define PIO_FELLSR_P30 (0x1u << 30)
1322 #define PIO_FELLSR_P31 (0x1u << 31)
1323 /* -------- PIO_REHLSR : (PIO Offset: 0x00D4) Rising Edge/ High Level Select Register -------- */
1324 #define PIO_REHLSR_P0 (0x1u << 0)
1325 #define PIO_REHLSR_P1 (0x1u << 1)
1326 #define PIO_REHLSR_P2 (0x1u << 2)
1327 #define PIO_REHLSR_P3 (0x1u << 3)
1328 #define PIO_REHLSR_P4 (0x1u << 4)
1329 #define PIO_REHLSR_P5 (0x1u << 5)
1330 #define PIO_REHLSR_P6 (0x1u << 6)
1331 #define PIO_REHLSR_P7 (0x1u << 7)
1332 #define PIO_REHLSR_P8 (0x1u << 8)
1333 #define PIO_REHLSR_P9 (0x1u << 9)
1334 #define PIO_REHLSR_P10 (0x1u << 10)
1335 #define PIO_REHLSR_P11 (0x1u << 11)
1336 #define PIO_REHLSR_P12 (0x1u << 12)
1337 #define PIO_REHLSR_P13 (0x1u << 13)
1338 #define PIO_REHLSR_P14 (0x1u << 14)
1339 #define PIO_REHLSR_P15 (0x1u << 15)
1340 #define PIO_REHLSR_P16 (0x1u << 16)
1341 #define PIO_REHLSR_P17 (0x1u << 17)
1342 #define PIO_REHLSR_P18 (0x1u << 18)
1343 #define PIO_REHLSR_P19 (0x1u << 19)
1344 #define PIO_REHLSR_P20 (0x1u << 20)
1345 #define PIO_REHLSR_P21 (0x1u << 21)
1346 #define PIO_REHLSR_P22 (0x1u << 22)
1347 #define PIO_REHLSR_P23 (0x1u << 23)
1348 #define PIO_REHLSR_P24 (0x1u << 24)
1349 #define PIO_REHLSR_P25 (0x1u << 25)
1350 #define PIO_REHLSR_P26 (0x1u << 26)
1351 #define PIO_REHLSR_P27 (0x1u << 27)
1352 #define PIO_REHLSR_P28 (0x1u << 28)
1353 #define PIO_REHLSR_P29 (0x1u << 29)
1354 #define PIO_REHLSR_P30 (0x1u << 30)
1355 #define PIO_REHLSR_P31 (0x1u << 31)
1356 /* -------- PIO_FRLHSR : (PIO Offset: 0x00D8) Fall/Rise - Low/High Status Register -------- */
1357 #define PIO_FRLHSR_P0 (0x1u << 0)
1358 #define PIO_FRLHSR_P1 (0x1u << 1)
1359 #define PIO_FRLHSR_P2 (0x1u << 2)
1360 #define PIO_FRLHSR_P3 (0x1u << 3)
1361 #define PIO_FRLHSR_P4 (0x1u << 4)
1362 #define PIO_FRLHSR_P5 (0x1u << 5)
1363 #define PIO_FRLHSR_P6 (0x1u << 6)
1364 #define PIO_FRLHSR_P7 (0x1u << 7)
1365 #define PIO_FRLHSR_P8 (0x1u << 8)
1366 #define PIO_FRLHSR_P9 (0x1u << 9)
1367 #define PIO_FRLHSR_P10 (0x1u << 10)
1368 #define PIO_FRLHSR_P11 (0x1u << 11)
1369 #define PIO_FRLHSR_P12 (0x1u << 12)
1370 #define PIO_FRLHSR_P13 (0x1u << 13)
1371 #define PIO_FRLHSR_P14 (0x1u << 14)
1372 #define PIO_FRLHSR_P15 (0x1u << 15)
1373 #define PIO_FRLHSR_P16 (0x1u << 16)
1374 #define PIO_FRLHSR_P17 (0x1u << 17)
1375 #define PIO_FRLHSR_P18 (0x1u << 18)
1376 #define PIO_FRLHSR_P19 (0x1u << 19)
1377 #define PIO_FRLHSR_P20 (0x1u << 20)
1378 #define PIO_FRLHSR_P21 (0x1u << 21)
1379 #define PIO_FRLHSR_P22 (0x1u << 22)
1380 #define PIO_FRLHSR_P23 (0x1u << 23)
1381 #define PIO_FRLHSR_P24 (0x1u << 24)
1382 #define PIO_FRLHSR_P25 (0x1u << 25)
1383 #define PIO_FRLHSR_P26 (0x1u << 26)
1384 #define PIO_FRLHSR_P27 (0x1u << 27)
1385 #define PIO_FRLHSR_P28 (0x1u << 28)
1386 #define PIO_FRLHSR_P29 (0x1u << 29)
1387 #define PIO_FRLHSR_P30 (0x1u << 30)
1388 #define PIO_FRLHSR_P31 (0x1u << 31)
1389 /* -------- PIO_LOCKSR : (PIO Offset: 0x00E0) Lock Status -------- */
1390 #define PIO_LOCKSR_P0 (0x1u << 0)
1391 #define PIO_LOCKSR_P1 (0x1u << 1)
1392 #define PIO_LOCKSR_P2 (0x1u << 2)
1393 #define PIO_LOCKSR_P3 (0x1u << 3)
1394 #define PIO_LOCKSR_P4 (0x1u << 4)
1395 #define PIO_LOCKSR_P5 (0x1u << 5)
1396 #define PIO_LOCKSR_P6 (0x1u << 6)
1397 #define PIO_LOCKSR_P7 (0x1u << 7)
1398 #define PIO_LOCKSR_P8 (0x1u << 8)
1399 #define PIO_LOCKSR_P9 (0x1u << 9)
1400 #define PIO_LOCKSR_P10 (0x1u << 10)
1401 #define PIO_LOCKSR_P11 (0x1u << 11)
1402 #define PIO_LOCKSR_P12 (0x1u << 12)
1403 #define PIO_LOCKSR_P13 (0x1u << 13)
1404 #define PIO_LOCKSR_P14 (0x1u << 14)
1405 #define PIO_LOCKSR_P15 (0x1u << 15)
1406 #define PIO_LOCKSR_P16 (0x1u << 16)
1407 #define PIO_LOCKSR_P17 (0x1u << 17)
1408 #define PIO_LOCKSR_P18 (0x1u << 18)
1409 #define PIO_LOCKSR_P19 (0x1u << 19)
1410 #define PIO_LOCKSR_P20 (0x1u << 20)
1411 #define PIO_LOCKSR_P21 (0x1u << 21)
1412 #define PIO_LOCKSR_P22 (0x1u << 22)
1413 #define PIO_LOCKSR_P23 (0x1u << 23)
1414 #define PIO_LOCKSR_P24 (0x1u << 24)
1415 #define PIO_LOCKSR_P25 (0x1u << 25)
1416 #define PIO_LOCKSR_P26 (0x1u << 26)
1417 #define PIO_LOCKSR_P27 (0x1u << 27)
1418 #define PIO_LOCKSR_P28 (0x1u << 28)
1419 #define PIO_LOCKSR_P29 (0x1u << 29)
1420 #define PIO_LOCKSR_P30 (0x1u << 30)
1421 #define PIO_LOCKSR_P31 (0x1u << 31)
1422 /* -------- PIO_WPMR : (PIO Offset: 0x00E4) Write Protect Mode Register -------- */
1423 #define PIO_WPMR_WPEN (0x1u << 0)
1424 #define PIO_WPMR_WPKEY_Pos 8
1425 #define PIO_WPMR_WPKEY_Msk (0xffffffu << PIO_WPMR_WPKEY_Pos)
1426 #define PIO_WPMR_WPKEY(value) ((PIO_WPMR_WPKEY_Msk & ((value) << PIO_WPMR_WPKEY_Pos)))
1427 /* -------- PIO_WPSR : (PIO Offset: 0x00E8) Write Protect Status Register -------- */
1428 #define PIO_WPSR_WPVS (0x1u << 0)
1429 #define PIO_WPSR_WPVSRC_Pos 8
1430 #define PIO_WPSR_WPVSRC_Msk (0xffffu << PIO_WPSR_WPVSRC_Pos)
1433 
1434 
1435 #endif /* _SAM3U_PIO_COMPONENT_ */
Pio hardware registers.
Definition: component_pio.h:41
volatile uint32_t RwReg
Definition: sam3n00a.h:54
volatile uint32_t WoReg
Definition: sam3n00a.h:53
RwReg PIO_ABSR
(Pio Offset: 0x0070) Peripheral AB Select Register
Definition: component_pio.h:70
WoReg PIO_SCIFSR
(Pio Offset: 0x0080) System Clock Glitch Input Filter Select Register
Definition: component_pio.h:72
volatile const uint32_t RoReg
Definition: sam3n00a.h:49
RoReg PIO_IFDGSR
(Pio Offset: 0x0088) Glitch or Debouncing Input Filter Clock Selection Status Register ...
Definition: component_pio.h:74
WoReg PIO_DIFSR
(Pio Offset: 0x0084) Debouncing Input Filter Select Register
Definition: component_pio.h:73